Está en la página 1de 3

Electrnica II

LABORATORIO IV - ELECTRONICA II
ANALISIS POR ETAPAS DEL AMPLIFICADOR OPERACIONAL

A.
Resumen Los amplificadores operacionales para propsito general son sistemas de etapas mltiples.Como se puede observar un amplificador operacional bsico consiste en una etapa diferencial de entrada que tiene dos terminales; una etapa de salida que cuenta con un terminal de salida; y una etapa intermedia mediante la que se conecta la seal de salida de la etapa de entrada con el terminal de entrada de la etapa de salida.

ETAPA ENTRADA AMPLIFICADOR DIFERENCIAL

La etapa de entrada del amplificador operacional se conoce como etapa diferencial. Su impedancia es muy elevada y su ganancia de voltaje tambin. Cuando se aplican las seales de entrada, el voltaje diferencial se amplifica en esta etapa.

Palabras clave :entrada inversora entrada no inversora,ganacia de voltaje,impedancia ,etapa diferencial

I.

INTRODUCCIN

Una fuente bipolar de c.c. se conecta a los terminales de alimentacin del amplificador operacional, y por lo tanto, a cada una de sus etapas internas. Dependiendo de la aplicaicn de que se trate, las seales +Vcc y - Vcc, pueden ser iguales (alimentacin doble simtrica), desiguales (alimentacin doble asimtrica) o solo existir la positiva (alimentacin simple). El voltaje de salida obtenido se mide en la resistencia de carga RL, la cual se conecta entre el terminal de salida del amplificador operacional y la tierra:

B.

ETAPA INTERMEDIA DESPLAZADOR DE NIVEL

La seal de voltaje a la salida del amplificador diferencial se acopla directamente en la entrada de la etapa intermedia del desplazador de nivel. En esta etapa se llevan a cabo dos funciones:

Laboratorio I Electrnica II Tecnologa en soporte de Telecomunicaciones

Electrnica II
por lo que concluiremos

La primera consiste en desplazar el nivel de voltaje de la salida, c.c., del amplificador diferencial hasta el valor necesario para polarizar la etapa de salida. La segunda permite que pase la seal de entrada V1 casi sin modulacin y convertirse en la seal de entrada V2 de la etapa de salida

que expresando en trminos de ganancia:

Etapa para seales en modo diferencial Esta configuracin es nica porque puede rechazar una seal comn a ambas entradas. Esto se debe a la propiedad de tensin de entrada diferencial nula, que se explica a continuacin. En el caso de que las seales V1 y V2 sean idnticas, el anlisis es sencillo. V1 se dividir entre R1 y R2, apareciendo una menor tensin V(+) en R2. Debido a la ganancia infinita del amplificador, y a la tensin de entrada diferencial cero, una tensin igual V(-) debe aparecer en el nudo suma (-). Puesto que la red de resistencias R3 y R4 es igual a la red R1 y R2, y se aplica la misma tensin a ambos terminales de entrada, se concluye que Vo debe estar a potencial nulo para que V(-) se mantenga igual a V(+); Vo estar al mismo potencial que R2, el cual, de hecho est a masa. Esta muy til propiedad del amplificador diferencial, puede utilizarse para discriminar componentes de ruido en modo comn no deseables, mientras que se amplifican las seales que aparecen de forma diferencial. Si se cumple la relacin

II.

LA MATEMTICA

Para comprender el circuito, primero se estudiarn las dos seales de entrada por separado, y despus combinadas. Como siempre Vd = 0 y la corriente de entrada en los terminales es cero. Recordar que Vd = V(+) - V(-) ==> V(-) = V(+) La tensin a la salida debida a V1 la llamaremos V01

y como V(-) = V(+) La tensin de salida debida a V1 (suponiendo V2 = 0) valdr:

La ganancia para seales en modo comn es cero, puesto que, por definicin, el amplificador no tiene ganancia cuando se aplican seales iguales a ambas entradas. Las dos impedancias de entrada de la etapa son distintas. Para la entrada (+), la impedancia de entrada es R 1 + R2. La impedancia para la entrada (-) es R3. La impedancia de entrada diferencial (para una fuente flotante) es la impedancia entre las entradas, es decir, R1+R3.

Y la salida debida a V2 (suponiendo V1 = 0) ser, usando la ecuacin de la ganancia para el circuito inversor, V02

III.

ETAPA DIFERENCIAL

Y dado que, aplicando el teorema de la superposicin la tensin de salida V0 = V01 + V02 y haciendo que R3 sea igual a R1 y R4 igual a R2 tendremos que:

Entradas de idnticas o no, se utiliza en algunos casos slo se usa uno de los terminales de entrada con la otra conectada a tierra, se puede obtener de los colectores del circuito Entrada simtrica y salida asimtrica: esta es el mtodo ms conveniente por qu se puede inducir las cargas de un solo terminal cmo funcionan los amplificadores esta configuracin se encuentra en la gran mayora de amplificadores operacionales

Laboratorio I Electrnica II Tecnologa en soporte de Telecomunicaciones

Electrnica II
Entrada y salida asimtrica: presentan un nico terminal es ptimo para las etapas de acoplamiento donde solo se requiere un terminal

3
obtuvimos y a la salida de cada etapa voltajes de 7.88 V (RMS), verificando la amplificacin Este montaje obedece al cambiar la resistencia de emisor por las configuraciones fuente de corriente referenciada

IV.
RE = 2k ICQ = ICQ = 3.075 mA VCC= 13 V

CLCULOS

13-07 /4 k

Aqu observamos que manteniendo el mismo valor de la resistencia que tenamos en el emisor y con las dos resistencias de 1.2 kohmios, aumenta la amplificacin, pasando a la salida de 7.88 a 8.89 V

VCEQ = 2 VCC IC (RC+2.RE) VCEQ = 26 (3.075 mA) (6K) VCEQ = 7.55V IC SATURACION = 26/6K =4.33 mA VCE CORTE = 2. VCC = 26 V

VI.

CONCLUSIONES

Es necesario verificar la fuente de corriente por separado es primordial para las mediciones de amplificado diferencial

Se observa que la ganancia aumenta al pasar de una disposicin de resistencia en el emisor a una fuente de corriente.

Mediante los clculos podemos obtener l valor de la fuente de corriente y con la siguiente configuracin de resistencias para el desplazador de nivel

9 REFERENCIAS
Para este caso si R4 = R5 = 1200 y RE conserva su valor de 4700 tenemos: +VCC= 9 -VCC= -9 R4=3K R5=3.3K R6=10K R7=5.8K Vo salida del trasistor Q4 =0.003V Esto origi [1] Software de simulacin Proteus 7.7 [2] Boylestad, Nashelsky.Electrnica: teora de circuitos y dispositivos electrnicos. Pearson.

Este documento esta diseado para presentar para la materia electrnica II el desarrollo de proyectos al IEEE. Es solo una gua, ajustada segn parmetros observados

V. GRAFICOS.

La polarizacin en con fuente de corriente fue algo compleja se tuvieron varios problemas fue necesario simular sobre multisim Para tomar las mediciones en DC se tomaron las fuentes variables a tierra y confirmando valores en los elementos restantes del circuito

Se realizo la medicin en el amplificador diferencial sobre el emisor y observamos que para una entrada de 305 mV (RMS)

Laboratorio I Electrnica II Tecnologa en soporte de Telecomunicaciones