Está en la página 1de 5

GUA N05

IMPLEMENTACIN DE FUNCIONES LGICAS COMBINATORIAS


CON CIRCUITOS INTEGRADOS M.S.I.
OBJETIVOS:
Utilizacin del manual T.T.L. en la identificacin y caracterizacin de circuitos
M.S.I.
Estudio de las siguientes funciones lgicas:
Sumador binario paralelo.
Comparador de magnitud.
Decodificador.
Multiplexor.

INTRODUCCIN
El procedimiento de diseo para los circuitos combinatorios minimiza el
nmero de compuertas necesarias para ejecutar una funcin dada. Este
procedimiento clsico asume que, dados dos circuitos que efecten la misma
funcin, aquel que utilice menos compuertas es el ms ptimo. Esto no es
necesariamente cierto con los circuitos integrados, ya que la cantidad de
compuertas no determina el costo, si no el numero de CI y el tipo de estos
utilizados. As mismo, gran parte de la optimizacin es conseguir un nmero
reducido de interconexiones.
En muchas ocasiones el mtodo clsico de diseo no produce el mejor
circuito combinatorio para ejecutar una funcin dada. Adems la tabla de
verdad y el procedimiento de simplificacin en este mtodo se vuelve muy
complicado si el nmero de variables de entrada es excesivamente grande. En
una mayora de aplicaciones, un procedimiento de diseo alterno puede
producir un circuito resultante aun mejor que le obtenido al seguir el mtodo
clsico de diseo. La posibilidad de un procedimiento de diseo alterno
depende del problema en particular y del ingenio del diseador.
Cualquier procedimiento que se seleccione nos llevar a una funcin que
consecuentemente implementaremos. Antes de implementar la primera
pregunta que debemos contestar es si esa funcin esta disponible en un
circuito integrado como M.S.I. si no se encuentra un componente M.S.I. que
produzca exactamente la funcin requerida, un diseador recursivo debe poder
formular un mtodo para incorporar un M.S.I. en su circuito. La seleccin de
componentes M.S.I. con preferencia sobre las compuertas en S.S.I. es
extremadamente importante ya que invariablemente dar como resultado una
reduccin considerable de chips y de cables externos de interconexin en la
implementacin de sistemas digitales.

Esta prctica se divide en dos secciones, de tal forma que se tenga un


aprovechamiento ptimo de los puntos estudiados. En la primera parte se
estudian dispositivos tales como sumadores y comparadores. En la segunda
parte corresponde al estudio de los decodificadores. Concluyendo con los
multiplexores.

MATERIAL Y EQUIPO EMPLEADO


1
2
2
2
2
1

Fuente de alimentacin de 5 VDC


CI SN 7483
CI SN 7485
CI SN 7400
CI SN 7404
CI SN 74150
CI SN 7408
CI SN 74138
CI SN 7410
LEDS
Resistores de 220, 330, 470 560 ohms, W.
Resistores de 1K 2.2K, W.
Microswith de 8P8T
Protoboards
Probador Lgico

Investigar los diagramas esquemticos y las tablas de verdad de los C.I.


M.S.I. concernientes a los puntos: 1, 4, 6 y 9.
Para la primera parte, elaborar los diagramas esquemticos para
expansiones de los circuitos (puntos 3 y 5).
Para la segunda parte, disear los circuitos especificados en los puntos
7 y 10 de la prctica.

PROCEDIMIENTO
Primera parte: C.I.s sumadores y comparadores
Sumador binario paralelo de 4 bits
1. Utilizando el CI 7483 implemente el sumador binario de 4 bits tal como se
muestra en la figura

2. Realice un mnimo de 5 sumas para comprobar su funcionamiento.


3. Apoyndose en lo solicitado efecte la expansin del circuito para obtener
un sumador de 8 bits, utilizando otro CI 7483. Compruebe su
funcionamiento efectuando un mnimo de tres sumas.
Comparador de magnitud
4. Utilizando el CI SN 7485, implemente el comparador de magnitud de 4 bits
como se muestra en la figura 6.2. Compruebe su funcionamiento.

5. Acorde al diagrama elaborado para el pre-reporte, implemente la expansin


del circuito anterior para obtener un comparador de 8 bits. Compruebe su
funcionamiento.
Segunda parte: C.I.s decodificadores y multiplexores
Decodificador de 3 a 8 lneas
6. Implemente un decodificador con el CI 74LS138 (figura 6.3). Compruebe su
funcionamiento obteniendo su tabla de verdad (incluyendo las entradas de
habilitacin G1, G2A y G2B).

7. Disee un sumador completo, utilizando un CI 74LS00, un CI 74LS32 y el


decodificador del punto anterior. Compruebe su funcionamiento.
8. Implemente el sumador y compruebe su funcionamiento utilizando
interruptores a las entradas y LEDs a la salida.
Multiplexor de 16 a 1
9.

Implemente un multiplexor de 16 a 1 (CI 74150), de acuerdo a la figura 6.4


compruebe su funcionamiento obteniendo su tabla. Considere todas las
combinaciones posibles para las entradas selectoras de datos.

10. Apoyndose en el circuito de la figura 6.4, disee e implemente con el MUX


74150, un circuito lgico capaz de representar la funcin:

ACTIVIDADES COMPLEMENTARIAS
Desarrolle los puntos siguientes:
1. Respecto al punto 3, justifique algebraicamente el funcionamiento del
sumador, respecto a la variable C0 (acarreo de entrada).
2. Investigue, para el punto 4, Cul es el tiempo de comparacin para una
palabra de 8 bits?. Siguiendo ese modelo, Cul es el tiempo de comparacin
para una palabra de 16 bits?.
3. Implemente con CI 74LS85, un sistema que procese palabras de 32 bits con
un tiempo de propagacin de 72ns
4. Implemente un decodificador de 24 lneas utilizando los CI 74LS138
necesarios. Justifique su diseo.
5. Disee un circuito lgico con S.S.I que cumpla con la siguiente tabla de
verdad. Simplifique al mximo.

También podría gustarte