Documentos de Académico
Documentos de Profesional
Documentos de Cultura
INTRODUCCIN
El procedimiento de diseo para los circuitos combinatorios minimiza el
nmero de compuertas necesarias para ejecutar una funcin dada. Este
procedimiento clsico asume que, dados dos circuitos que efecten la misma
funcin, aquel que utilice menos compuertas es el ms ptimo. Esto no es
necesariamente cierto con los circuitos integrados, ya que la cantidad de
compuertas no determina el costo, si no el numero de CI y el tipo de estos
utilizados. As mismo, gran parte de la optimizacin es conseguir un nmero
reducido de interconexiones.
En muchas ocasiones el mtodo clsico de diseo no produce el mejor
circuito combinatorio para ejecutar una funcin dada. Adems la tabla de
verdad y el procedimiento de simplificacin en este mtodo se vuelve muy
complicado si el nmero de variables de entrada es excesivamente grande. En
una mayora de aplicaciones, un procedimiento de diseo alterno puede
producir un circuito resultante aun mejor que le obtenido al seguir el mtodo
clsico de diseo. La posibilidad de un procedimiento de diseo alterno
depende del problema en particular y del ingenio del diseador.
Cualquier procedimiento que se seleccione nos llevar a una funcin que
consecuentemente implementaremos. Antes de implementar la primera
pregunta que debemos contestar es si esa funcin esta disponible en un
circuito integrado como M.S.I. si no se encuentra un componente M.S.I. que
produzca exactamente la funcin requerida, un diseador recursivo debe poder
formular un mtodo para incorporar un M.S.I. en su circuito. La seleccin de
componentes M.S.I. con preferencia sobre las compuertas en S.S.I. es
extremadamente importante ya que invariablemente dar como resultado una
reduccin considerable de chips y de cables externos de interconexin en la
implementacin de sistemas digitales.
PROCEDIMIENTO
Primera parte: C.I.s sumadores y comparadores
Sumador binario paralelo de 4 bits
1. Utilizando el CI 7483 implemente el sumador binario de 4 bits tal como se
muestra en la figura
ACTIVIDADES COMPLEMENTARIAS
Desarrolle los puntos siguientes:
1. Respecto al punto 3, justifique algebraicamente el funcionamiento del
sumador, respecto a la variable C0 (acarreo de entrada).
2. Investigue, para el punto 4, Cul es el tiempo de comparacin para una
palabra de 8 bits?. Siguiendo ese modelo, Cul es el tiempo de comparacin
para una palabra de 16 bits?.
3. Implemente con CI 74LS85, un sistema que procese palabras de 32 bits con
un tiempo de propagacin de 72ns
4. Implemente un decodificador de 24 lneas utilizando los CI 74LS138
necesarios. Justifique su diseo.
5. Disee un circuito lgico con S.S.I que cumpla con la siguiente tabla de
verdad. Simplifique al mximo.