Flip-Flop
Funcionamiento del Flip-Flop JK
El flip-flop J-K, es el ms verstil de los flip-flops bsicos. Tiene el carcter de seguimiento de entrada del flip-flop D sincronizado, pero tiene dos entradas, denominadas tradicionalmente J y K. Si J y K son diferentes, la salida Q toma el valor de J durante
Fig.1 Flip-Flop JK
la
subida
del
siguiente
pulso
de
sincronismo.
Si J y K son ambos bajo, entonces no se produce cambio alguno. Si J y K son ambos alto, entonces en la siguiente subida de clock la salida cambiar de estado. Puede realizar las funciones del flip-flop set/reset y tiene la ventaja de que no hay estados ambiguos. Puede actuar tambien como un flip-flop T para conseguir la accin de permutacin en la salida, si se conectan entre s las entradas J y K. Esta aplicacin de permutar el estado, encuentra un uso extensivo en los contadores binarios. En la figura 2 se muestra una versin simplificada del verstil flip-flop J-K. Ntese que las salidas se retroalimentan para habilitar las puertas NAND. Esto es lo que le proporciona la accin de permutacin cuando J=K=1.
Fig.2 Estructura Interna Del Flip-Flop JK
Joshua Delgado 4-763-1467
Tabla de la verdad para el flip-flop JK Tabla 1 J 0 1 0 1 K 0 0 1 1 CLK Subida Subida Subida Subida Q Q Sin cambios 1 0 Cambios
Permutacion: Flip-Flop JK La subida hacia positivo (PGT) del clock (pulso de sincronismo), habilita la permutacin de la salida Q. La condicin de "habilitacin", no persiste durante toda la fase positiva del clock. Las entradas J y K por s solas no pueden originar una transicin, sino que sus valores en el momento del PGT determina la salida de acuerdo con la tabla de verdad. Esto es una aplicacin del verstil flip-flop J-K.
Fig. 3 Seal Permutacion Flip-Flop JK
Joshua Delgado 4-763-1467
Transferenia de Datos. En la transferencia de datos sncrona entre dos flipflops J-K, una seal de transferencia en la entrada del clock causa que el estado de la celda A se transfiera a la celda. La seal de transferencia se puede aplicar a varias de tales celdas en serie para crear un registro de desplazamiento.
Fig.4 Transferencia aincrona.
En la transferencia de datos asncrona, el pulso de transferencia se puede aplicar en cualquier momento, para forzar los datos en las entradas asncronas de set y clear, almacenando los datos independientemente de lo que suceda en las otras entradas.
Fig.5 Transferencia asincrona
Bibliografa http://www.ladelec.com/teoria/electronica-digital/195-flip-flop-jk http://clrueda.docentes.upbbga.edu.co/web_digitales/Tema_4/flip_VII.html http://www.slideshare.net/guestff0bcb9e/dde-todoarticulos-williamdiseo-de-un-contadorcon-flip-flops-tipo-jk
Joshua Delgado 4-763-1467