Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Flip-Flop Asincrona RS
Este Flip-Flop trabaja de acuerdo a los estados de las entradas de la puerta lgica: R Reset : Puesta a (0, 1) S Set : puesta a (1, 0) A. Con Puertas NOR Estn construidos con puerta de entradas de lgica positiva. Cuando las entradas R y S estn en 1, Q y Q es impredecible e indeterminado.
QRQ
S
SMBOLO LGICO GENERAL R
QS Q
Q Q
TABLA DE VERDAD R 0 0 1 1 S 0 1 0 1
Q
Q
No cambia 1 0 0 1 Indeterminado
Sistemas Digitales B. Con puertas NAND Estn construidos con puertas de entradas de lgica negada. Cuando las entradas R y S estn 0, Q y Q es impredecible e indeterminado.
Q RxQ
Q SxQ
Q Q
Q
S
TABLA DE VERDAD
R 0 0 1 1
S 0 1 0 1
Q Indeterminado 0 1 1 0 No cambia
Sistemas Digitales
T
Q Q
R
T
Q Q
TABLA DE VERDAD T 1 1 1 1 R 0 0 1 1 S 0 1 0 1
Q
Q
No cambia 1 0 0 1
Indeterminado
Sistemas Digitales
Q Q
0 1
1 0
T S
Q Q
Indeterminado 0 1 1 0
R D
Q
T S
CLEAR
Q Q
Pr D
Q
Pr D
Q
T
CL
T
CL
Sistemas Digitales
R1
QM
3 2
R2
QE
T 2
S1
QM
S2
Qe
CLEAR
Compuertas 1 y 2 capacitadas. El maestro responde a entradas SET y RESET Compuertas 3 y 4 incapacitadas por lo tanto el esclavo no puede cambiar de estados
T
0
Compuertas 3 y 4 capacitadas, permiten la salida del maestro sea transferida al esclavo. Compuertas 1 y 2 incapacitadas por lo tanto el maestro no puede cambiar de estados
Sistemas Digitales
Flip Flop J K
Es un Flip-Flop , similar al flip flop RS, excepto que cuando ambas entradas del flip flop JK tiene niveles alto (1), las salidas invertirn sus estados eliminando la posibilidad de indeterminacin, caracterstico del flip-flop RS. Entre los flip-flop JK ms utilizados, se encuentran 2 clases. A. Flip Flor JK Con Disparo Por Flanco Descendente La informacin de entrada se transfiere a la salida cada vez que produce el flanco descendente o filo negativo de los pulsos aplicados al Terminal del reloj o clock del Flip-Flop.
CLR
74106
T
K CLR, PR y T A nivel 0
PR
ENTRADAS PR 0 1 0 1 1 1 1 1 CLR 1 0 0 1 1 1 1 1 T X X X 1 K X X X 0 0 1 1 X J X X X 0 1 0 1 X
Q
SALIDAS
Q
1 0 ? N 1 0 T N
0 1 ? N 0 1 T N
Sistemas Digitales Donde: ? Estado de indeterminacin, es decir no se sabe si Q y Q cambiaran o no. Evite esta posibilidad. X Estado inelegante. No interesa el estado lgico en que se encuentra (0 1). N No se producir ningn cambio en Q y Q . T Las salidas Q y Q invertirn sus niveles lgicos.