Está en la página 1de 3

Universidad de Guadalajara

Centro Universitario de Ciencias Exactas e Ingenierías

Ingeniería en Comunicaciones y Electrónica

Seminario de Solución de problemas de Programación de Sistemas Reconfigurables


Objetivo

Diseñar un contador ascendente descendente binario utilizando un PLD

Teoría Básica

Diseñar un contador de 2 bits donde intervendrá una variable que se llamara “ASC”.
Cuando la variable del pin 2 “ASC” tome el valor de “1” la cuenta será ascendente y
cuando “ASC” tome el valor de “0” la cuenta será descendente, como se ve en la figura
1

Figura 1. Tabla de estados del contador ascendente descendente

En la figura 2 se muestra el código de programación en wincupld del contador binario


ascedente descendente

Figura 2. Código del laboratorio del contador en wincupld


Figura 3. Simulación en proteus del contador ascendente descendente

En la figura 3 se muestra la simulación en proteus del laboratorio, notar que el pin 2


controla si el contador es ascendente o bien descendente.

El pin 1 del gal 22v10 es la entrada del pulso de tiempo CLK.

Adjuntar:

Conclusiones

Referencias bibliográficas

También podría gustarte