Está en la página 1de 7
{ORICA DIGHAL TEENTONS TF EXPERIMENTO No. 7 ;UMADORES Y RESTADORES BINARIOS T OBJETIVOS: + El objetivo de esta exporiencia es Ta de estudiar el fimcionamiento de los circuitos semisumador, sumador completo, semirestador y restador completo, mediante su implementacidn, utilizando compuertas tales como OR exclusivo, AND, ¢ inversor (NOT), En una segunda parte se estudiari el sumador binario completo y el restador binario completo, utilizando cireuitos integrados epecialmente disefiados para estas funciones, tal como el 7483 0 74L883., que es un sumador binario de 4 bits. INTRODUCCION: Los cicuitos que realizan funciones aritméticas binarias son de gran importancia en el lo de la electrénica digital ya que permiten realizar las funciones binarias de suma y resta ‘una mancta sencilla y eficiente. Sin este tipo de cireuito no se hubiera podido desarrollar los ‘oprocesadores que se tiene en la actualidad, ya que todos poseen la Unidad Logica :nética (ea inglés ALU= Arithmetic Logic Unit ). SUMADOR BINARIO: Considerando las reglas de la suma binaria, las cuales se presentan en la tabla No.1, 2 partir de ella, implementar un circuito sumador que no prevee el bit de acarreo en la fa, por lo que a este sumador se le conoce coma medio sumador (en inglés Half Adder), 0 “también se le conoce como semi sumador Ahora, si consideramos que et sumador binario incluya ‘como variable de entrada el bit de acarreo ( carry ) generado en una etapa anterior (Co), entonces 10s lo que se conoce como un sumador completo ( en inglés, Full Adder ) 0 sumador total, 10 también se le conoce. En la tabla No.2 se muestra la tabla de verdad para este circuito. de que se consideran sumadores de dos bits (1 bit por cada nimero ), es posible varios sumadores binarios completos, y asi tener un sumador de cualquier TABLA No.1 ENTRADAS | SALIDAS ao | Bo | s | Co | o | o | o | o ofa 1 |o 1folfilo 1 1 foi TABLA No.2 ENTRADAS SALIDAS Ao | Bo | co | s | G o/|ofolfolo o | oft 1 | o 0 rfotilfo of 1 1 [ofa 1jofolfilo rftofiltolfi L 1{[ofofi 1 1 1 rf I RESTAD@Q BINARIO: El restador binario sigue pautas muy similares a la del sumador binario, con excepcién de que las reglas de la resta binaria son diferentes, las cuales presentamos a continuacién. REGLAS PARA RESTA BINARIA y se pide prestado 1 (borrow) EL bit que se pide prestado se conoce en inglés como "borrow", que significa pedir prestado, Las reglas anotadas anteriormente funcionan bien si el minuendo es mayor que el sustraendo. Para casos en que el minuendo sea menor que el sustraendo, y general, para cualquier caso, s¢ utilizan los métodos de complemento a 1 (o complemento 1) y complemento a 2 (0 2). A continuacién presentamos brevemente como se obtiene el complemento a 1 y En este caso, como los resultados de las resta pueden ser negativos, se considera el signo a restar. Un 0 como primer bit significa que el nimero es positivo, y un 1 como significa que el niimero es negativo. De esta manera, se pueden efectuar las restas como sumas. Por ejemplo, consideremos la rresta de los niimeros: A=0 1010 10, B=0 0110 6, y Ahora la resta de A - B se convierte el la suma de (A+ el complemento a | de B) + 1, A=0 1010 + B=1 1001 (complemento a | de B) 1 00011 + wo 0100 (quees 4,,) B. Complemento a 2: El complemento a 2 de un numero binario se obtiene tomando el complemento del nimero, ‘sumindole 1. El proceso de la resta, al igual que en el caso anterior, se hace mediante una suma. i, consideremos las resta de: \ A-0 0110 Sy y B=0 1010 10, Tomando el complemento a 2 de B tenemos que es: 1 0110, Si ahora realizamos la suma de “A mis el complemento a 2 de B tenemos: D 206 ' 0 o110 + 1 0110 ~ it bitdesigno => 71 1100 (-4,) Como vemos, el resultado es el correcto, ya que 6 -10=-4, que es el resultado obtenido. [ALES: realizar esta experiencia se requiere el siguiente material: 1- Un voltimetro digital ( preferible ) 2~ Dos LEDs rojo xc556R 0 equivalente. 3.- Dos resistencias de 390 ohmios, 0.5 watts. 4.- Una fuente de alimentacién de SV DC, 1A 5. Un CLL. 7486 0 74.886 6- Un C1. 7408 0 74LS08 7- Un C.L 7404 0 74LS04 8- Un C11. 7402.0 74L802 9.- Un “bread board" 1- SEMI SUMADOR BINARIO: Para el estudio del semi sumador binario, proceda a implementar el circuito que se ta en la FIG. 1, y luego proceda a completar la tabla No.3. El circuito que se presenta es un sumador de 2 bits. TABLANo3 Ss o t 2. SUMADOR BINARIO COMPLETO: Para el estudio del sumador completo, proceda a conectar dos semi sumadores como el de Ia FIG.1 de la manera que aparece en la FIG. 2, y luego proceda a completar la tabla No.4. fe | s |G |e ololi me mel [4 | 9 0 7 | in C 1 oO t \ 1 1 t ¢ I ‘SEMI RESTADOR BINARIO: Para el estudio del circuito semi restador binario, proceda a implementar el circuito que en la FIG 3, y luego proceda a completar la tabla No 5 TABLA No Bo | D | By 0 0. ° 1 [2 i o/'[o me | 7 [oe FIG.3 4 RESTADOR BINARIO COMPLETO: Para el estudio del restador binario completo, conecte dos cireuitos semi restadores como de la FIG. 3, de tal forma que el circuito sea igual al que se presenta en la FIG. 4. Luego ja a completar la tabla No.6. — Cuil es la diferencia entre un medio sumador binario y un sumador binario completo? ~ En base a la tabla No.2, obtenga las ecuaciones para S y C,. Simplifique las ecuaciones e implemente el circuito utilizando compuertas OR exclusivo y otras compuertas, para ‘obtener un sumador binario completo, - En base a la tabla No.6, escriba las ecuaciones para D y B,, para el restador binario completo. Simplifique e implemente ef circuito utilizando compuertas OR exclusivo y otras compuertas que sean necesarias.

También podría gustarte