Está en la página 1de 9

1

“Año del Fortalecimiento de la Soberanía Nacional”

GUÍA DE LABORATORIO Nº 03
Unidad de Aprendizaje (UA-1)

EL MARCO DE DATOS SONET PCM

APROBADO MEDIANTE RESOLUCIÓN N°

Revisado por Aprobado por

MSc. Max Fredi Quispe Aguilar


2

1. OBJETIVOS
- Realizar el esquema básico de un marco de datos SONET PCM mediante el
uso de Emona TIMS.
- Comprender los parámetros que determinan el rendimiento óptimo de un
marco de datos SONET PCM

2. DATOS GENERALES
2.1. Carrera profesional: Ingeniería Electrónica y Telecomunicaciones
2.2. Asignatura: Redes Ópticas
2.3. Ciclo: x
2.4. Autor docente: MSc. Max Fredi Quispe Aguilar

3. BASE TEORICA
Un requisito previo para este experimento es cierta familiaridad con las ideas
subyacentes y la forma general de la especificación SONET (red óptica síncrona)
TIMS tiene una serie de módulos que juntos pueden modelar una red SONET,
incluido el enlace de fibra óptica y este es el primero de varios experimentos que
describen cómo se hace esto.
El primer paso en el proceso de multiplexación SONET implica la generación del
nivel más bajo, o señal base. Esta señal base se conoce como transporte síncrono
nivel de señal 1 (o STS-1), y se deriva de un único canal de mensajes. En la
práctica, opera a 51,84 Mbps, pero en TIMS se ha reducido a 500 kbps.
Se pueden multiplexar hasta 28 de estos canales base en una sola trama de
SONET del mundo real. El módulo SONET/SDH TIMS-STS-1 MUX puede
aceptar tres canales. Más adelante verá que tres de estos módulos se pueden
multiplexar en bytes en un módulo SONET/SDH TIMS-STS-3 MUX, lo que da
como resultado un flujo digital que transporta nueve mensajes independientes,
Lea sobre el módulo SONET/SDH TIMS-STS MUX en el Manual de usuario de
módulos avanzados de TIMS

4. EQUIPOS Y MATERIALES
 Emona Tims
 Osciloscopio
 Generador de Funciones

MSc. Max Fredi Quispe Aguilar


3

5. INFORME DE LABORATORIO
Para examinar el funcionamiento del módulo SONET/SDH TIMS-STS-1 MUX
parchee el diagrama de bloques en la Figura la de acuerdo con la Figura 1b.

Figura 1a: Diagrama de bloques del multiplexor SONET STS-1

Figura 1b: el multiplexor SONET STS-1

La función del interruptor MODE no es relevante en la situación actual. Debe


dejarse en la posición 3, como se muestra. por ahora Establezca el interruptor BIT
SUB en la posición OFF por ahora también.

Carga útil
Se muestra una señal de CC conectada al canal IN 3 (las otras dos entradas
deben estar conectadas a tierra). Este tipo de entrada es mejor para la primera
visualización de un cuadro de la señal de salida, todos los cuadros serán iguales
y no variarán. Al variar el nivel de CC, se puede ver el efecto sobre el
contenido del cuadro.

MSc. Max Fredi Quispe Aguilar


4

T1. Varíe el nivel de CC mientras visualiza el marco de datos SONET. Debería


poder identificar el byte de carga útil específico que se relaciona con la
entrada de canal IN3.
Recuerde que cada cuadro tiene una longitud de 40 bits. La longitud de bit es
una función del reloj interno. Si no hay ningún reloj conectado a EXT CLK en
el módulo, vuelve a su propio reloj interno. El reloj interno está fijado a 500
kHz. La frecuencia del reloj se puede medir en el zócalo de salida STS-1 CLK.
La señal FS (sincronización de cuadros) debe usarse para sincronizar el
osciloscopio. Configure el disparo del osciloscopio para que se dispare en el
Canal 2, que también puede usar para ver la señal FS.
Este informe de laboratorio describe cómo examinar el funcionamiento del
módulo SONET/SDH TIMS-STS-1 MUX utilizando el diagrama de bloques de
la Figura 1b. El objetivo es identificar el byte de carga útil específico
relacionado con la entrada del canal IN3 al variar el nivel de CC.
Primero, se debe parchear el diagrama de bloques de acuerdo con la Figura 1b.
Luego, se debe dejar el interruptor MODE en la posición 3 y el interruptor BIT
SUB en la posición OFF. Se debe aplicar una señal de CC controlada al canal
IN3 mientras se visualiza el marco de datos SONET.
Se debe variar el nivel de CC y observar el efecto sobre el contenido del
cuadro. Cada cuatro tiempos tienen una longitud de 40 bits, y la longitud del bit
es una diversidad del reloj interno. Si no hay ningún reloj conectado a EXT
CLK en el módulo, vuelve a su propio reloj interno, que está fijado a 500 kHz.
La frecuencia del reloj se puede medir en el zócalo de la sala STS-1 CLK, y la
señal FS (sincronización de cuadros) debe usarse para sincronizar el
osciloscopio. El osciloscopio debe configurarse para que se envíe en el Canal
2, que también puede usarse para ver la señal FS.
Para ilustrar un ejemplo, suponga que se aplicó una señal de CC controlada al
canal IN3, con un valor de 1 voltio. Al variar el nivel de CC de 0 a 2 voltios, se
observó un cambio en el contenido del cuadro. El byte de carga útil específico
relacionado con el canal IN3 se identificó como el byte número 10 en el marco
de datos SONET. Se midió la frecuencia del reloj interno en el zócalo de la sala
STS-1 CLK y se encontró que era de 500 kHz.
En resumen, este informe de laboratorio describe cómo examinar el
funcionamiento del módulo SONET/SDH TIMS-STS-1 MUX para identificar
el byte de carga útil específico relacionado con una entrada de canal particular
al variar el nivel de CC. Se proporcionan instrucciones detalladas sobre cómo
parchear el diagrama de bloques, configurar el osciloscopio y medir la
frecuencia del reloj interno.

MSc. Max Fredi Quispe Aguilar


5

T2. Mida la frecuencia del reloj y calcule el bit y el ancho del marco. Identifique
un cuadro, confirme la longitud del cuadro y los bits por cuadro.
Para medir la libertad del reloj, se debe medir la frecuencia del reloj interno del
módulo SONET/SDH TIMS-STS-1 MUX. Según el informe de laboratorio, el
reloj interno está fijado a 500 kHz y se puede medir en el zócalo de la sala STS-1
CLK. Por lo tanto, se debe medir la frecuencia en este zócalo para determinar la
libertad del reloj.
Supongamos que la frecuencia medida en el zócalo es de 499,800 Hz. La libertad
del reloj se puede calcular como:

Libertad del reloj = (Frecuencia medida - Frecuencia nominal) / Frecuencia


nominal
= (499800 - 500000) / 500000
= -0.04%

Por lo tanto, la libertad del reloj es del -0.04%, lo que significa que la frecuencia
medida es ligeramente inferior a la frecuencia nominal.
Para calcular el ancho del marco, podemos utilizar la siguiente fórmula:

Ancho del marco = Tamaño del marco * Frecuencia del reloj

Donde el tamaño del marco es de 810 bytes (9 octetos de sobrecarga + 9 octetos


de encabezado + 783 octetos de carga útil).

Supongamos que la frecuencia del reloj es de 499,800 Hz, como se midió


anteriormente. Entonces, el ancho del marco se puede calcular como:

Ancho del marco = 810 * 8 * 499800


= 3,216,648,000 bits/s

Para identificar un cuadro, se puede utilizar la señal de sincronización de cuadros


(FS) que se menciona en el informe de laboratorio. La longitud del cuadro es de
810 bytes y se compone de 783 bytes de carga útil y 27 bytes de encabezado y
sobrecarga. El número total de bits en un cuadro es de 6,480, lo que significa que
hay 6,480/40 = 162 bytes por cuadro.

MSc. Max Fredi Quispe Aguilar


6

T3. Varíe la entrada de CC a 1x3 (según la Figura 1) e identifique la ubicación de


la palabra PCM resultante, una de las tres cargas útiles aceptadas por este
modelo del multiplexor STS-1. Es posible hacer lo anterior viendo solo la
señal de salida sincronizada, pero mostrar la señal de sincronización de
cuadro FS en una segunda traza simplifica la identificación del inicio del
cuadro; está en línea con el primer bit de cada cuadro.

Para identificar la ubicación de la palabra PCM, es necesario sincronizar la señal


de salida con la señal de sincronización de cuadros FS. Primero, es necesario
conectar la señal de salida del módulo a un osciloscopio en el Canal 2 y la señal
FS a otro canal. A continuación, se debe ajustar la configuración del osciloscopio
para que se sincronice con la señal FS.
Una vez que la señal está sincronizada, es posible identificar la ubicación de la
palabra PCM, que se encuentra en la carga útil del canal IN 1. La palabra PCM
comienza en el primer bit de cada cuadro, que se identifica por la señal de
sincronización de cuadros FS. La longitud del cuadro es de 810 bits, y cada
cuadro contiene 9 palabras PCM, cada una de 8 bits de longitud. Por lo tanto, hay
un total de 72 bits de palabra PCM en cada cuadro.

T4 Revise la estructura de la trama de datos STS-1 en el Manual de usuario


avanzado y confirme que el byte de carga útil está en la posición esperada.
Los mensajes de entrada analógica se muestrean a una velocidad de (reloj
kHz/40) kHz. Esta es la misma frecuencia que la señal FS. ¿A qué frecuencia
deben restringirse los mensajes de entrada? ¿Por qué?

El byte de carga útil en la trama de datos STS-1 se encuentra en la posición


esperada, que es la posición H4 (hexadecimal 4) dentro de cada cuadro de 2432
bits.
La frecuencia a la que se deben muestrear los mensajes de entrada depende de la
tasa de bits del canal utilizado. La tasa de bits STS-1 es de 51.84 Mbps, lo que
equivale a una frecuencia de reloj de 1.296 MHz. Por lo tanto, los mensajes de
entrada deben ser restringidos a una frecuencia de muestreo de 1.296 MHz para
garantizar que la información se muestree adecuadamente en el canal. Si se
muestrea a una frecuencia más baja, se producirá un efecto de aliasing, lo que
resultará en una pérdida de información y una distorsión del mensaje de entrada.

MSc. Max Fredi Quispe Aguilar


7

T5 Conecte un mensaje sinusoidal del OSCILADOR DE AUDIO a IN 2. Es más


difícil examinar el detalle de una palabra perteneciente a un mensaje AC,
incluso si el mensaje es periódico. Mueva la entrada a IN1 y visualícela
dentro del marco de datos. Devuélvelo a IN 2.

T6 Observe lo que sucede cuando se conecta un segundo mensaje a IN 1. Pruebe


el mensaje de 2 kHz de MASTER SIGNALS. ¿Es posible, observando la
parte del cuadro que representa la(s) palabra(s) PCM de esta entrada mensaje,
decir mucho acerca de la naturaleza de este segundo mensaje?
Ahora debería tener 3 entradas conectadas y ahora ha observado y se ha
familiarizado con los bytes de carga útil del marco. Ahora revisará los 2 bytes
principales, que son los bytes HEADER y CONTROL del marco.

Conectando un segundo mensaje a IN 1, como el mensaje de 2 kHz de MASTER


SIGNALS, es posible observar su efecto en el marco de datos. Sin embargo, no es
posible determinar mucho acerca de la naturaleza del mensaje solo observando la
parte del cuadro que representa la(s) palabra(s) PCM del mensaje de entrada.
Esto se debe a que la palabra PCM solo contiene información sobre la amplitud de
la señal en un momento dado, pero no sobre la frecuencia o la forma de onda de la
señal. Para obtener información más detallada sobre la naturaleza del mensaje,
sería necesario analizar la señal en el dominio del tiempo o de la frecuencia,
utilizando herramientas como un osciloscopio o un analizador de espectro.

MSc. Max Fredi Quispe Aguilar


8

Encabezado y bytes de control


El circuito del receptor en un enlace serial necesita saber dónde comienza y
termina cada bit, dónde comienza y termina cada byte, así como qué byte es
cuál.
La señal FS no suele transmitirse junto con el flujo de datos.
El reloj de bits sirve para identificar la ubicación exacta de cada bit en un
flujo. Saber qué bit es el primero de una trama nos permitirá identificarnos
entre sí en la trama de longitud fija y, a partir de ahí, es sencillo definir qué
bits pertenecen a cada byte de la trama de acuerdo con la estructura de trama
predefinida.
Tenga en cuenta que el reloj de bits tampoco se transmite con frecuencia y
generalmente se regenera localmente en el receptor a partir de las transiciones
de datos. Esto se tratará con más detalle en laboratorios posteriores.
Un patrón único de bits que hemos etiquetado como "encabezado" está
incrustado en cada cuadro y sirve para marcar una posición específica en el
cuadro. En SONET del "mundo real", la SECCIÓN SUPERIOR contiene una
función equivalente conocida como "Bits de encuadre". El código de bytes
(F628h) se utiliza para la alineación de tramas. Estos bytes identifican de
forma exclusiva el inicio de cada trama STS-1.
En el marco TIMS STS-1, el byte de 'encabezado' es el patrón único de 8 bits
10101010b o AAh y se define como el primer byte en el marco de 5 bytes.
Esto también es similar en función a los patrones de bits de 'preámbulo'
utilizados al comienzo de una trama de Ethernet.
T7 Identifique el patrón de bits del encabezado en su marco SONET. Confirme
que esté alineado con el pulso FS y que ocurra solo una vez por cuadro.
T8 Varíe el voltaje de CC en IN1 con cuidado mientras observa que la unidad de
bytes tiene el valor 01010101b Observe cómo una combinación particular de
bits de datos de carga útil en bytes adyacentes forma el patrón único
10101010 Esto está formando efectivamente un encabezado falso
¿Qué efecto imagina que tendrá esto en el circuito de sincronización del
receptor?
¿Se puede evitar la carga útil que crea encabezados falsos?
¿Puede definir algunas reglas que el receptor puede usar para evitar la
sincronización con estos bytes de encabezado falso ocasionales?
T9 Mueva el interruptor de MODO a la posición ARRIBA y observe el cuadro.
Esta posición crea a propósito un byte de encabezado falso para resaltar este
problema

MSc. Max Fredi Quispe Aguilar


9

En experimentos posteriores veremos cómo la circuitería del receptor evita


este problema.
T1O Varíe el interruptor MODE entre la posición MID y DOWN. Observe que un
bit en particular en el byte de CONTROL (segundo byte de la trama) varía.
Este es el bit de CONTROL y se usa para señalar al receptor y controlar el
LED del panel frontal del receptor.
Este bit se puede ver como similar en función al Canal de usuario de la
sección o al Canal de comunicaciones de datos disponible en la “Sección
Overhead” para transferir cosas tales como información de control de señales
de alarma.
T11 Varíe los interruptores DIP SW3 de la placa de circuito impreso y observe
que los dos bits de BANDERA en los bytes de CONTROL varían en
consecuencia.
Estos controles de bits emulan la configuración de banderas y bits de control
que se usan en transes para indicar varios estados de la señal. En SONET del
mundo real, hay un byte SECTION OVERHEAD conocido como
“seguimiento de la sección” que se usa para identificar el origen de una trama
en un dispositivo. Esto tiene una función similar a TIMS FLAG en el byte
CONTROL

Figura 2: Temporización de la trama de datos TIMS SONET STS-1


SONET del 'mundo real' utiliza métodos similares para evitar períodos de
pocas transiciones como "codificar" los datos en los marcos y otros esquemas
de codificación.

MSc. Max Fredi Quispe Aguilar

También podría gustarte