Está en la página 1de 7

INGENIERÍA ELECTRÓNICA / INGENIERÍA MECATRÓNICA

CIRCUITOS LÓGICOS DIGITALES EL254

TRABAJO FINAL

Alumnos:
Profesor:

2022

Introducción:
El trabajo final consiste en el desarrollo de un cronómetro que muestre la cuenta en minutos
(de 00 a 59) y horas (de 00 a 23). El diseño debe contemplar la técnica del multiplexaje en el
tiempo para visualizar los dígitos en los 4 displays y dos señales de reloj F1 y F2. Además, el
contador tiene una entrada asíncrona R (Reset). El diseño del circuito debe ser simulado en
Proteus y describir el código en VHDL.

Objetivos:

Diseño del circuito

1. Simulación del circuito en Proteus


Paso 1:

Se diseñan las dos señales de reloj F1 y F2.

Para la señal F1 se configura el timer 555 implementando 2 resistencias de 1k, 1 resistencia de


470 Ω, 1 led rojo, 1 capacitador cerámico de 100 nF, 1 capacitador electrolítico de 5 µF.

Para la señal F2 se configura


el timer 555 implementando
2 resistencias de
47k, 1 resistencia de
470 Ω, 1 led rojo, 1 capacitador cerámico de 100 nF, 1 capacitador electrolítico de 10 µF.

´
Paso 2:

Diseñar el contador de 0 a 23 horas con reset

Para el caso del contador de


minutos, se dividió en dos
contadores, uno que cuente las
unidades (0 al 9) que es un Mod10
y otro que cuente las decenas (0
al 5) que es un Mod6. Ambos
juntos formarían el numero 59 en
los displays. Sus salidas Q se les a
multiplicado con una compuerta
and, debido a que serán sumado
con el reset
Para el contador de horas, se aplica casi el mismo procedimiento. Sin embargo, en el caso de
unidades de horas, deberá contar de 0 a 9, pero cuando decenas de horas llega a 2, deberá
contar de 0 a 3, por lo que se utilizo un mux y como entrada selectora el QB, para que cuando
el QB valga 1, se utilice la salida 4 bits.
Paso 3

En este paso es donde ocurre la


multiplexación, lo que hacemos es
reducir mis 8 salidas en tan solo 4,
para ello se utilizaran los mux
74ls257, donde las entradas A son
para las unidades y las entradas B
son para decenas, las horas y
minutos usan un mux distinto.
Para el caso de las selectoras y
enables, se utilizan los flip flops JK,
ya que, gracias a su señal, van
variando la salida utilizada dentro
del mux y que mux se va prende y
apagar.
Paso 4

Para concluir con el ultimo paso, describiremos el funcionamiento de ambos codificadores. En


el caso del alternador de los dispays, se caracteriza por prender y apagar los displays. Creando
una señal de desplazamiento, debido que sus entradas, provienen de los FF JK, que tiene una
frecuencia alta, el encendido y apagado no es notable al ojo humano

En el caso marcar el numero en los displays, lo que genera esa acción es el codificador 74ls48
(convertidor de binario a decían). Este recibe las 4 entradas generadas por los mux y gracias a
un orden respecto de bits se mostrara el numero en el display

También podría gustarte