Está en la página 1de 68

Electrónica, 2ª Edición

Allan R. Hambley

Capítulo 12

Circuitos conformadores de onda


y convertidores de datos
CIRCUITOS
COMPARADORES Y
SCHMITT TRIGGER
• Un comparador ideal compara dos
tensiones de entrada y genera una señal de
salida lógica cuyo valor (alto o bajo)
depende de cuál de las dos señales sea la
mayor.
Símbolo de circuito del comparador. Si v1 > v2, entonces vo está
a nivel alto; si v1 < v2, entonces vo está a nivel bajo.
(a) Niveles de salida simétricos (b) Niveles de salida asimétricos

Características de transferencia de los comparadores ideales.


-0,4 -0,2 0,2 0,4

Característica de transferencia de un comparador real.


Por ejemplo, comparador LM111 tiene una ganancia típica de 200.000 en la región de
transición, y necesita una variación en la entrada de tan sólo una fracción de
milivoltio para llevar a cabo la transición de nivel bajo a nivel alto
Resistencia
de pull-up Al bloque
digital del
sistema

+ Circuitos de
Transitor de
- entrada salida

El LM111 tiene una salida de colector abierto.


Un comparador puede tener entradas analógicas de -10 V a +10 V
y tener que generar a la salida señales digitales de 0 V y 5 V.
Circuitos Schmitt trigger

• En los comparadores si la señal de entrada tiene


ruido, pueden provocarse muchas transiciones
indeseables en la salida cada vez que la señal
cruce el nivel de referencia.
• El comparador tiene una ganancia muy alta en la
región activa y, por tanto, una pequeña cantidad de
realimentación no intencionada puede provocar
una oscilación.
• Debido a estos problemas, los comparadores
suelen usarse con realimentación positiva.
La tensión de entrada vin se compara con la tensión de referencia Vr.
Señal con ruido

El ruido añadido a la señal de entrada puede provocar transiciones


no deseadas en la señal de salida.
9 k
1 k

(a) Diagrama del circuito Schmitt


trigger inversor

(b) Característica de transferencia donde se


muestra la histéresis

Un circuito Schmitt trigger se construye usando


realimentación positiva con un comparador.
Circuito Schmitt trigger no inversor.
o

(a) No inversor (b) Inversor

Circuitos Schmitt trigger en los que pueden fijarse umbrales específicos.


Ejemplo
• Diseñar un circuito Schmitt trigger inversor cuyas
tensiones de umbral sean de 4,9 V y 5,1 V. Use un
amplificador operacional uA741 y resistencias
comerciales.

• Las tensiones de alimentación son de +15 V, y las


tensiones de salida del uA741 son de +14,6 V
20,55 k

10,38 k

Circuito Schmitt trigger diseñado en el Ejemplo.


Tensión (V)

0 0,5 1,0 1,5 2,0

Tensión de entrada y tensión de salida en función del tiempo para


el circuito del ejemplo, con una tensión de entrada entre 4 V y 6 V
4,0 4,5 5,0 5,5 6,0

Característica de transferencia para el circuito Schmitt trigger del Ejemplo.


Ejemplo 2
0,5
Si los niveles de salida del comparador son de 0V y 5V para el ejemplo 2
MULTIVIBRADORES
ASTABLES
• El oscilador conmutado conocido como
multivibrador astable puede construirse añadiendo
una red de realimentación RC a un Schmitt trigger.
• Supondremos que el comparador tiene niveles de
salida simétricos de +A y -A voltios. El
comparador y las resistencias de realimentación
marcadas como Rf, forman un Schmitt trigger
inversor cuyo umbral es de -A/2 y +A/2.
(a) Diagrama del circuito

Multivibrador astable.
(b) Formas de onda de tensión

Multivibrador astable.
Formas de onda de la Figura 12.16 (b) tomando t = 0 como el punto de inicio de un
semiciclo positivo de vo(t).
Ejemplo 3
• Diseñar un oscilador de onda cuadrada de 1 kHz
usando un amplificador operacional
uA741 como comparador.

• Utilizar resistencias y condensadores estándar

• Las tensiones de alimentación son de +/-15 V.


Multivibrador astable diseñado en el ejemplo 3.
Tensión (V)

0 0,5 1,0 1,5 2,0

Figura 12.19. Tensiones simuladas para el circuito de la Figura 12.18.


Figura 12.22. Circuito para el Ejercicio 12.6.
Figura 12.23. Respuesta para el Ejercicio 12.6 (b).
Reinicio

Descarga

Umbral

Salida
Control

Disparo

Masa (GND)
Figura 12.24. Diagrama de bloques funcional simplificado del temporizador integrado 555.
Reinicio
A VCC
Descarga

Umbral
Salida

Disparo
Masa (GND)

(a) Diagrama del circuito (b) Formas de onda

Figura 12.25. Multivibrador monoestable.


A VCC
Reinicio

Descarga

Salida A cero
Umbral
Disparo

Masa (GND)

(a) Diagrama del circuito (b) Formas de onda

Oscilador astable.
Los circuitos rectificadores simples como éste no son adecuados para
llevar a cabo rectificaciones de precisión de señales alternas de pequeña
amplitud.
(a) Diagrama del circuito

Rectificador de precisión de media onda.


0,6 V

(b) Formas de onda típicas

Rectificador de precisión de media onda.


Rectificador de media onda
mejorado
• En este circuito se añade un segundo diodo D2 para evitar
que la tensión de salida de X1 alcance su valor extremo
negativo.
• El amplificador operacional X2 se usa como un seguidor
de tensión para proporcionar una baja impedancia de
salida.
• La onda de salida de este circuito es una versión invertida
de la señal de entrada, con rectificación de media onda.
Además, el circuito amplifica la señal por un factor de
ganancia de R2/R1.
ejemplo
• Vin=+5 V. Suponga que los amplificadores
operacionales son ideales, que la caída de tensión
directa en el diodo es de 0,6 V, y que la corriente
inversa en el diodo es cero. Los valores de las
resistencias son R1=10 kΩ y R2=20 k Ω.
• (b) Repita el ejercicio para vin= -5 V.
• (c) Dibuje a escala la tensión de salida en función
del tiempo si vin(t)=5 sen (wt).
• Respuesta (a) vo=0; (b) vo=+10. (c) figura
(a) Diagrama del circuito

(b) Tensión de salida (véase el Ejercicio 12.9)

Rectificador de media onda mejorado.


Rectificador de precisión de
onda completa
• El amplificador operacional X1 y los componentes
asociados generan una señal con rectificación
de media onda de la señal de entrada, que aparece
en el punto A.
• El amplificador operacional X2 y sus resistencias
asociadas constituyen un circuito sumador cuya
tensión de salida viene dada por
Sumador

Rectificador de media onda

Rectificador de precisión de onda completa.


ejercicio
Figura 12.32. .
DETECTORES DE PEAK IDEAL

• Un detector de peak ideal produce una señal de


salida continua que es igual al máximo
valor de la señal de entrada hasta ese
momento,pero:
• El condensador no se carga exactamente hasta el
valor de peak de la señal de entrada, debido
a la caída de la tensión directa en el diodo.
• La carga demanda una corriente que hace que el
condensador se descargue entre peaks.
Salida ideal
Salida real

. Detector de peak simple.


Detector de peak de precisión

• El amplificador operacional X2 constituye un


seguidor de tensión, de forma que la corriente de
salida puede suministrarse a la carga sin descargar
el condensador.
• Puesto que la ganancia del seguidor es igual a la
unidad, la tensión de salida es igual a la tensión en
el condensador.
• El MOSFET se usa para poner a cero la tensión
del condensador.
Reinicio

(a) Diagrama del circuito

(b) Formas de onda típicas

Detector de peak de precisión.


EJERCICIO
• En el circuito de la Figura , suponga que la tensión en el
condensador es cero para t=0. La tensión de entrada viene
dada por vin(t)=-5 cos (2000nt).
• Los valores extremos de la tensión de salida de los
amplificadores operacionales son de +12 V, los
amplificadores operacionales se consideran ideales.
Suponga una caída de tensión directa en el diodo de 0,6 V
y desprecie la corriente inversa del mismo.
• Dibuje a escala las formas de onda de la tensión en los
terminales de salida de los dos amplificadores
operacionales en función del tiempo.
5,6

-12,0

Respuestas para el Ejercicio


CIRCUITOS DE MUESTREO
Y RETENCIÓN
• Un circuito de muestreo y retención tiene dos
estados.
• En el estado de muestreo, la señal de salida es
igual que la señal de entrada.
• En el estado de retención, la salida se mantiene
constante en el valor que tenía la
entrada en el instante en el que el circuito entró en
el estado de retención.
Muestreo
Retención

(a) Diagrama del circuito

Circuito de muestreo y retención. El FET conmuta entre los


estados de conducción y de corte.
Adquisición

Muestreo Retención

Retención

(b) Formas de onda típicas

Circuito de muestreo y retención.


CIRCUITOS FIJADORES DE
PRECISIÓN
• Otro circuito que suele ser útil en las aplicaciones
de procesamiento de señales analógicas es el
circuito fijador de precisión,cuya función es
añadir una tensión continua suficiente a la onda de
entrada para que la suma nunca sea negativa.

• Los extremos negativos de tensión de la onda de


salida son fijados a cero.
Buffer de
ganancia unidad
Resistencia opcional
para descargar
lentamente el
condensador

(a) Diagrama del circuito

Circuito fijador de precisión.


Mientras la tensión en la entrada inversora de X1 sea positiva,
la salida de X1 estará en su extremo negativo, y el diodo estará
polarizado en inversa. Por tanto, la tensión en el
condensador permanece. Si la tensión en la entrada inversora
de X1 está en el límite de hacerse negativa, la salida de X1 se
hace positiva, polarizando en directa al diodo. Esto hace que el
condensador se cargue, incrementándose vc, de forma que la
suma de la tensión de entrada y vc se mantiene
muy próxima a cero. Cuando la tensión de entrada cambie en
la dirección positiva, el diodo dejará de conducir, quedando la
carga atrapada en el condensador.
Por tanto, la onda de salida será idéntica a la de entrada, con
excepción del nivel de continua añadido.
El diodo
conduce

(b) Formas de onda típicas

Circuito fijador de precisión.


Conversión analógico-digital
• La señal se muestrea (es decir, se mide
periódicamente el valor instantáneo de la señal).
• Si la frecuencia de muestreo es mayor que el
doble de la frecuencia más alta de la señal, ésta
puede reconstruirse exactamente a partir de sus
muestras.
• Las señales están formadas por componentes
senoidales de varias frecuencias.
• Las señales de voz de telefonía tienen componentes cuyas
frecuencias van desde unos 100 Hz hasta 3 kHz.

• Normalmente, las señales de voz de telefonía se


muestrean a 8 kHz, que es un valor adecuado teniendo en
cuenta que la frecuencia más es de aproximadamente 3
kHz.
• La máxima amplitud de la señal se divide en 2n zonas,
cada una de las cuales queda representada por un código
compuesto por n dígitos binarios (bits).
• Cada muestra se convierte a un código de n bits.
Habitualmente, para señales de voz de telefonía, cada
código consta de n=8 bits, existiendo 28 = 256
zonas de amplitud.

Muestras

Conversión analógico-digital.
Después de filtrado

Salida del DAC

La salida del DAC es una aproximación escalonada de la señal


original. Con un filtrado, se pueden redondear los escalones.
Nota: además de suavizar la señal, el filtro también la retarda. .
Símbolo de circuito para un convertidor digital-analógico.
Los DAC pueden implementarse usando una red de resistencias ponderadas.
(Nota: Si di = 1, el conmutador correspondiente se conecta al terminal de la
derecha. Para di = 0, el conmutador i se conecta al terminal del lado
izquierdo).
Terminación

Red en escalera R-2R. La resistencia que se ve al mirar en cada sección es


de 2R. Por tanto, la corriente de referencia se divide por la mitad en
cada nodo.
Un DAC de n bits basado en una red en escalera R-2R.
(a) DAC de capacidades ponderadas

DAC de capacidades conmutadas.


Muestreo y
ADC
retención

Reloj Lógica

Figura 12.47. Diagrama de bloques básico de un convertidor analógico-digital.


Código de salida

Figura 12.49. Salida en función de la entrada en un ADC de 3 bits.


Integrador
Comparador

Circuito de Contador
control

Reloj

Figura 12.50. (a) ADC de doble rampa.


pico
Pendiente Pendiente
constante

Intervalo fijo

Intervalo proporcional a vs

Figura 12.50. (b) ADC de doble rampa.


DAC de n
bits

Lógica de
control
Reloj

ADC de aproximaciones sucesivas.


Paso 1 Paso 2 Paso 3 Código final

ADC de aproximaciones sucesivas.

También podría gustarte