Está en la página 1de 7

FASE 1 – RECONOCIMIENTO DE SISTEMAS DE NUMERACIÓN Y SIMPLIFICACIÓN DE

FUNCIONES LÓGICAS.

PRESENTADO A:

JULIAN ANDRES CAICEDO MUÑOZ

TUTOR

ENTREGADO POR:

DILVERSON ZAMBRANO RODRIGUEZ

CÓDIGO: 1125408247

GRUPO: 243004_56

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA - UNAD

ESCUELA DE CIENCIAS BÁSICAS, INGENIERÍAS Y TECNOLOGÍAS

ELECTRÓNICA DIGITAL

2023
INTRODUCCIÓN

OBJETIVOS
Resolver sistemas de numeración y métodos de simplificación mediante conversiones
matemáticas y mapas de Karnaugh respectivamente, para la solución de circuitos lógicos y
descripción de hardware.

1.Realice las siguientes conversiones de base 10 a la base indicada, se debe colocar el paso
a paso del método matemático implementado (Secciones 3.3 y 3.5 del libro de Muñoz):

A) 542 a hexadecimal

542
sobran E
16

33
sobra 1
16
2
sobra 2
16

La solución de 542 a hexadecimal es 21E

B) 118 a binario
118
sobra 0
2
59
sobra 1
2

29
sobra 1
2

14
sobra0
2

7
sobra 1
2

3
sobra 1
2

1
sobra 1
2

118 a binario es 1110110

C) 123,3 a hexadecimal
123
sobra 11=B
16
7
sobra 7
16
0,3∗16=4,8
0,8∗16=12,8
123,3 a hexadecimal es 7B,412

A) 246,111 a binario

246
sobra 0
2
123
sobra 1
2
61
sobra 1
2
30
sobra 0
2
15
sobra 1
2
7
sobra 1
2
3
sobra 1
2
2
sobra 1
2
0,111∗2=0,222
0,222∗2=0,444
0,444∗2=0,888
0,888∗2=1,776

246,111 a binario es 11110110.0001

2. Convierta los siguientes números a complemento a 2 con el número bits indicados, se


debe colocar el paso a paso del método matemático utilizado (Sección 3.7.2 del libro de
Muñoz).
A) -22 con 8 bits.
22
sobra 0
2
11
sobra 1
2
5
sobra 1
2
2
sobra 0
2
1
sobra 1
2

22 en binario es 10110
(10110) = (22)2

Buscamos de derecha a izquierda el primer 1 y lo conservamos y a partir de ahí los demás números
cambian.

(00001010) = (-22)2 con 8 bits

B) -49 con 8 bits


49
sobra 1
2
24
sobra 0
2
12
sobra 0
2
6
sobra 0
2
3
sobra 1
2
2
sobra 1
2

1
sobra 1
2

(110001) = (49)2

Buscamos de derecha a izquierda el primer 1 y lo conservamos y a partir de ahí los demás números
cambian.

(00001111) = (-49)2 con 8 bits

3. Sea la siguiente función Booleana (Secciones 2.3 y 2.4 del libro de Muñoz):
a) Utilizando mapas de Karnaugh encuentre la mínima expresión Producto de Sumas (POS).

b) Implemente en VHDL la expresión usando el software EDA Playground. En el informe debe


incluir una impresión de pantalla de la descripción en VHDL y la simulación.

c) Construir el esquemático de la función simplificada para el Producto de Sumas.

4. En una central solar se dispone de 3 grupos de paneles y se desea monitorizar su


funcionamiento. Para ello cada grupo dispone de un sensor que se activa (1) si el grupo está
funcionando correctamente y se desactiva (0) en caso de que se detecte un fallo en el grupo.
Diseñe un circuito que a partir de la información proporcionada por estos sensores active (1)
una señal cuando falle sólo uno de los grupos, otra cuando fallen dos o más grupos.

a) Encuentre una tabla de verdad que modele el funcionamiento del circuito. Esta tabla tendrá
tres entradas (una por cada sensor) y dos salidas (una cuando que indica cuando falla un grupo
y otra para indicar cuando está fallando más de un grupo).

b) Simplifique dicha tabla de verdad usando mapas de Karnaugh y encuentre las expresiones
de las dos salidas.
c) Implemente en VHDL las expresiones usando el software EDA Playground y por medio de la
simulación verificar el correcto funcionamiento de su circuito. En el informe debe incluir una
impresión de pantalla de la descripción en VHDL y la simulación.

5. Sea la siguiente función Booleana, en donde los primeros términos son los min términos
(m) y los segundos (d) son condiciones libres (Sección 2.4.3):

a) Encuentre la mínima expresión Suma de Productos (SOP) usando mapas de Karnaugh. 6

b) Implemente en VHDL la expresión usando el software EDA Playground. En el informe debe


incluir una impresión de pantalla de la descripción en VHDL y la simulación.

CONCLUSIONES

REFERENCIAS BIBLIOGRÁFICAS

También podría gustarte