Está en la página 1de 5

Grupo: 7EM24 Número de boleta: 2014150581

Nombre del alumno (a): Palacios Chávez Luisa Fernanda

INSTITUTO POLITÉCNICO NACIONAL

ESCUELA SUPERIOR DE INGENIERÍA MECÁNICA Y ELÉCTRICA

UNIDAD CULHUACAN

PRÁCTIA No. 4

MAPA DE ESTADO

GRUPO:7EM24

ALUMNO(A): PALACIOS CHAVEZ LUISA FERNANDA

1
Grupo: 7EM24 Número de boleta: 2014150581
Nombre del alumno (a): Palacios Chávez Luisa Fernanda

BASE TEÓRICA
ELEMENTOS TTL
TTL es la sigla en inglés de transistor-transistor logic, es decir, «lógica transistor a
transistor». Es una tecnología de construcción de circuitos electrónicos digitales.
En los componentes fabricados con tecnología TTLRS los elementos de entrada y
salida del dispositivo son transistores bipolares

Su tensión de alimentación característica se halla comprendida entre los 4,75V y


los 5,25V (como se ve, un rango muy estrecho). Normalmente TTL trabaja con 5V.

Los niveles lógicos vienen definidos por el rango de tensión comprendida entre
0,0V y 0,8V para el estado L (bajo) y los 2,2V y Vcc para el estado H (alto).

La velocidad de transmisión entre los estados lógicos es su mejor base, si bien


esta característica le hace aumentar su consumo siendo su mayor enemigo.
Motivo por el cual han aparecido diferentes versiones de TTL como FAST, LS, S,
entre otros y últimamente los CMOS: HC, HCT y HCTLS. En algunos casos puede
alcanzar poco más de los 400 MHz.

Las señales de salida TTL se degradan rápidamente si no se transmiten a través


de circuitos adicionales de transmisión (no pueden viajar más de 2 m por cable sin
graves pérdidas).

La tecnología TTL se caracteriza por tener tres etapas, siendo la primera la que le
nombra:

Etapa de entrada por emisor: se utiliza un transistor multiemisor en lugar de la


matriz de diodos de DTL.

Separador de fase: es un transistor conectado en emisor común que produce en


su colector y emisor señales en contrafase.

Driver: está formada por varios transistores, separados en dos grupos.

2
Grupo: 7EM24 Número de boleta: 2014150581
Nombre del alumno (a): Palacios Chávez Luisa Fernanda

DESARROLLO
ESTADO ACTUAL ESTADO SIGUIENTE E1 E2 E3 E4

A B C D A B C D

1 0 1 0 1 0 1 0 0 0 0 0

1 0 1 0 1 0 1 1 1 0 1 1

1 0 1 1 1 0 1 1 0 0 0 0

1 0 1 1 0 0 1 1 0 0 1 1

0 0 1 1 0 0 1 1 0 0 0 0

0 0 1 1 0 1 1 0 0 1 1 0

0 1 1 0 0 1 1 0 0 0 0 0

0 1 1 0 1 0 1 0 1 1 0 0

1 0 1 0 1 0 1 0 0 0 0 0

1 0 1 0 0 1 1 1 0 1 1 1

0 1 1 1 0 1 1 1 0 0 0 0

0 1 1 1 1 1 1 1 1 1 1 1

1 1 1 1 1 1 1 1 0 0 0 0

1 1 1 1 1 1 1 0 1 1 1 0

1 1 1 0 1 1 1 0 0 0 0 0

1 1 1 0 0 1 1 0 0 1 1 0

3
Grupo: 7EM24 Número de boleta: 2014150581
Nombre del alumno (a): Palacios Chávez Luisa Fernanda

0 1 1 0 0 1 1 0 0 0 0 0

EXPRESIÓN MINÍMIZADA
ABD’+CD+BC+AC
CIRCUITO EN PROTEUS

MAPA DE ESTADO ORIGINAL

4
Grupo: 7EM24 Número de boleta: 2014150581
Nombre del alumno (a): Palacios Chávez Luisa Fernanda

CONCLUSIONES

Es fundamental que como ingenieros aprendamos y comprendamos que son los


elementos TTL, cómo funcionan las tablas de la verdad, el algebra booleana y
como al conjugar todo lo anterior podemos realizar una representación del circuito.

Tenemos que tener en cuenta que para su correcto entendimiento debemos de


tener claros conceptos básicos de la ingeniería, saber bien que es una compuerta,
conocer cómo funciona un motor, conocer cómo funciona un led, entender las
polaridades, etc. y a su vez también es interesante en analizar que todo lo que
hemos ido aprendiendo a lo largo de estos 6 semestres se unen aquí, por eso es
importante ir enlazando lo que nos aportan todas nuestras unidades de
aprendizaje.

BIBLIOGRAFÍA
 Estrebou, C. A. (2015). Compuertas lógicas digitales.
 Benavides Albesiano, R. A. (2013). Compuertas Lógicas. Elementos del
Computador.
 Sampers González, R. Software educativo para el aprendizaje de
compuertas lógicas.
 Shin, S., Tirukkovalluri, S. K., Tuck, J., & Solihin, Y. (2017, October).
Proteus: A flexible and fast software supported hardware logging approach
for nvm.

También podría gustarte