Está en la página 1de 8

Electrónica Digital

Tarea 2: Sistemas de numeración y simplificación de funciones


lógicas.

Juan Sebastian Morales Gonzalez


C.C. 1.214.463.001

Presentado a:
Directora Sandra Milena Garcia

Universidad Nacional Abierta y a Distancia UNAD


Escuela de Ciencias Básicas Tecnología e Ingeniería
Ingeniería de Telecomunicaciones
Bogotá D.C
INTRODUCCIÓN

En el siguiente trabajo se realizar los ejercicios propuestos en la guía donde


encontramos: conversiones de base 10 a la base indicada, conversiones de números
complementos a 2 con el número de bits indicados, realización de sistemas de
simplificación con los mapas de Karnaught y la implementación de manera virtual VHDL de
los ejercicios planteados.
Objetivos

Aprender a emplear los sistemas de numeración y métodos de simplificación


mediante las conversiones matemáticas y mapas de karnaugh respectivas para
la solución de circuitos lógicos y descripción de hardware.
Desarrollo

1- Realice las siguientes conversiones de base 10 a la base indicada:

a. 74,203 a Hexadecimal = 𝟒𝑨. 𝟑𝟑𝑭𝟕𝑪𝑬𝑫𝟗𝟏𝟔


RTA: 74 / 16
64 4
10

0,203 ∗ 16 = 𝟑. 248
0.248 ∗ 16 = 𝟑. 968
0.968 ∗ 16 = 𝟏𝟓. 𝟒𝟖𝟖
0.488 ∗ 16 = 𝟕. 𝟖𝟎𝟖
0.808 ∗ 16 = 𝟏𝟐. 𝟗𝟐𝟖
0.928 ∗ 16 = 𝟏𝟒. 𝟖𝟒𝟖
0.848 ∗ 16 = 13.568
0.568 ∗ 16 = 9.088

b. 822,600 a Binario = 𝟏𝟏𝟎𝟎𝟏𝟏𝟎𝟏𝟏𝟎, 𝟏𝟎𝟎𝟏𝟏𝟐

RTA:
822 ÷ 2 0.600 ∗ 2 = 𝟏. 2
𝟎 411 ÷ 2 0.2 ∗ 2 = 𝟎. 4
𝟏 205 ÷ 2 0.4 ∗ 2 = 𝟎. 8
𝟏 102 ÷ 2 0.8 ∗ 2 = 𝟏. 6
𝟎 51 ÷ 2 0.6 ∗ 2 = 𝟏. 2
𝟏 25 ÷ 2
𝟏 12 ÷ 2
𝟎 6÷2
𝟎 3÷2
𝟏 𝟏
c. 39,385 a Hexadecimal = 𝟐𝟕, 𝟔𝟐𝟖𝑭𝟓𝑪𝟐𝟏𝟔

RTA:

39 / 16
7 2
0.385 ∗ 16 = 𝟔. 16
0.16 ∗ 16 = 𝟐. 56
0.56 ∗ 16 = 𝟖. 96
0.96 ∗ 16 = 𝟏𝟓. 36
0.36 ∗ 16 = 𝟓. 76
0.76 ∗ 16 = 𝟏𝟐. 16
0.16 ∗ 16 = 𝟐. 56

d. 128,111 a Binario = 𝟏𝟎𝟎𝟎𝟎𝟎𝟎𝟎, 𝟎𝟎𝟎𝟏𝟏𝟏𝟎𝟐

RTA:

128 ÷ 2 0.111 ∗ 2 = 𝟎. 𝟐𝟐𝟐


𝟎 64 ÷ 2 0.222 ∗ 2 = 𝟎. 444
𝟎 32 ÷ 2 0.444 ∗ 2 = 𝟎. 888
𝟎 16 ÷ 2 0.888 ∗ 2 = 𝟏. 776
𝟎 8÷2 0.776 ∗ 2 = 𝟏. 552
𝟎 4÷2 0.552 ∗ 2 = 𝟏. 104
0 2÷2 0.104 ∗ 2 = 𝟎. 𝟐𝟎𝟖
𝟎 1

2- Convierta los siguientes números a complemento a 2 con el numero bits


indicados

a. −12 con 6 bits = 𝟎 𝟎 𝟏 𝟏 𝟎 𝟎𝟐


001100
- 110100

𝐶2= (−12(10) ) = 1 1 0 1 0 0(2)


b. -30 con 6 bits = 𝟎 𝟏 𝟏 𝟏 𝟏 𝟎(𝟐)

011110
- 100010

𝐶2= (−30(10) ) = 1 0 0 0 1 0(2)

c. −98 con 8 bits = 𝟎 𝟏 𝟏 𝟎 𝟏 𝟎 𝟎 𝟎(𝟐)

01101000
- 10011000

𝐶2= (−98(10) ) = 1 0 0 1 1 0 0 0(2)

d. −27 con 6 bits = 𝟎 𝟏 𝟏 𝟎 𝟏 𝟏(𝟐)

011011
- 100101

𝐶2 = (−27(10) ) = 1 0 0 1 0 1(2)

3- Sea la siguiente función Boolea

𝐹(𝐴, 𝐵, 𝐶, 𝐷) = ∏(1,2,4,3,5,6,7,9,14)

a) Utilizando mapas de Karnaught encuentre la mínima expresión Suma de


Productos.

RTA:
CD
AB 00 01 11 10
00 1 0 0 0
01 0 0 0 0
11 1 1 1 0
10 1 0 1 1

ABD + ABC + BCD + CDA


b) Utilizando mapas de Karnaught encuentre la mínima expresión Producto de
Sumas.

c) Implemente en VHDL ambas expresiones usando el software EDAPLAYGROUND. En


el informe debe incluir una impresión de pantalla de la descripción en VHDL y la
simulación.
d) Construir el esquemático de la función simplificada para la suma de productos.

Conclusión

Los ejercicios propuestos en la guía 1 y 2 se entienden a la perfeccion y se


logra su ejecución gracias a la web conferencia suministrada por la profesora,
pero aun no logro entender los temas de mapas de karnaught, y por el tiempo
que me ocupa mi trabajo no logre realizar toda la actividad en el tiempo
propuesto, ni en el complementario, por lo cual de manera atenta adjunto lo
logrado y espero en la próxima actividad lograr entender y realizar la tarea con
más tiempo.

También podría gustarte