0 calificaciones0% encontró este documento útil (0 votos)
7 vistas6 páginas
Este documento trata sobre circuitos lógicos digitales. En la Parte 1, se describen puertas lógicas TTL y CMOS, incluyendo su estructura, cargabilidad de salida, características de transferencia, y verificación experimental. La Parte 2 cubre lógica combinacional, incluyendo síntesis multinivel con puertas lógicas, circuitos de paridad y conversores de código, diseño con multiplexores, y una unidad aritmética de 4 bits.
Este documento trata sobre circuitos lógicos digitales. En la Parte 1, se describen puertas lógicas TTL y CMOS, incluyendo su estructura, cargabilidad de salida, características de transferencia, y verificación experimental. La Parte 2 cubre lógica combinacional, incluyendo síntesis multinivel con puertas lógicas, circuitos de paridad y conversores de código, diseño con multiplexores, y una unidad aritmética de 4 bits.
Este documento trata sobre circuitos lógicos digitales. En la Parte 1, se describen puertas lógicas TTL y CMOS, incluyendo su estructura, cargabilidad de salida, características de transferencia, y verificación experimental. La Parte 2 cubre lógica combinacional, incluyendo síntesis multinivel con puertas lógicas, circuitos de paridad y conversores de código, diseño con multiplexores, y una unidad aritmética de 4 bits.
2.1 Introducción ............................................................................................................. 33 2.2 Estructura de una puerta CMOS NAND de dos entradas ........................................ 34 2.3 Cargabilidad de salida de una puerta CMOS NAND .................................................... 35 2.3.1 Análisis mediante PSpice ................................................................................ 37 2.3.1.1 Caso de estudio 1 .................................................................................. 39 VIII Contenido
2.3.1.2 Caso de estudio 2 .................................................................................. 40
2.3.1.3 Caso de estudio 3 .................................................................................. 42 2.3.1.4 Cargabilidad del CI 4011B...................................................................... 44 2.4 Características de transferencia .............................................................................. 45 2.5 Entradas flotantes en puertas CMOS ...................................................................... 49 2.6 Componentes .......................................................................................................... 50 2.7 Verificación experimental......................................................................................... 51 2.7.1 Cargabilidad de salida .................................................................................... 51 2.7.2 Características de transferencia de un inversor CMOS .................................. 52 2.7.2.1 Característica de transferencia vs(ve) ..................................................... 52 2.7.2.2 Característica de transferencia ie(ve) ...................................................... 53 2.7.3 Entradas flotantes en una puerta NAND (CI 4011B) ....................................... 53
PARTE 2 Lógica combinacional ............................................................ 55
3 Circuitos multinivel con puertas lógicas ....................................................... 57
3.1 Introducción ............................................................................................................. 57 3.2 Síntesis en forma de suma de productos (AND-OR) ............................................... 58 3.3 Síntesis en forma de producto de sumas (OR-AND) ............................................... 60 3.4 Síntesis de dos niveles NAND-NAND ..................................................................... 62 3.5 Síntesis de dos niveles NOR-NOR .......................................................................... 63 3.6 Síntesis multinivel con puertas NAND de dos entradas .......................................... 64 3.7 Simulación ............................................................................................................... 66 3.8 Componentes .......................................................................................................... 68 3.9 Verificación experimental......................................................................................... 68 3.9.1 Obtención de la tabla de verdad ..................................................................... 68
4 Circuito de paridad y conversores de código ............................................... 71
4.1 Introducción ............................................................................................................. 71 4.2 Circuito generador de paridad ................................................................................. 72 4.3 Circuitos conversores de código .............................................................................. 74 4.4 Simulación ............................................................................................................... 76 4.4.1 Circuito generador de paridad......................................................................... 76 4.4.2 Conversores de código ................................................................................... 77 4.5 Componentes .......................................................................................................... 78 4.6 Verificación experimental......................................................................................... 79 4.6.1 Generador de paridad ..................................................................................... 79 4.6.2 Conversores de código ................................................................................... 79
5 Diseño lógico con el multiplexor 74×151 ....................................................... 81
5.1 Introducción ............................................................................................................. 81 5.2 Diseño de un detector BCD de números primos ..................................................... 84 5.3 Simulación ............................................................................................................... 86 5.4 Componentes .......................................................................................................... 87 5.5 Verificación experimental......................................................................................... 88 Contenido IX
6 Unidad aritmética de cuatro bits en C2........................................................... 89
6.1 Introducción ............................................................................................................. 89 6.2 Diseño de una unidad aritmética de cuatro bits en C2 ............................................. 89 6.2.1 El sumador 74×283 ......................................................................................... 90 6.2.2 La puerta XOR como solución para implementar la resta ............................... 91 6.2.3 El detector de desbordamiento ....................................................................... 93 6.2.4 Unidad aritmética completa............................................................................. 94 6.3 Simulación ............................................................................................................... 95 6.3.1 Módulo sumador ............................................................................................. 95 6.3.2 Módulo sumador/restador ............................................................................... 97 6.3.3 Unidad aritmética con detector de desbordamiento ........................................ 98 6.4 Componentes ........................................................................................................ 100 6.5 Verificación experimental....................................................................................... 100 6.5.1 Módulo sumador ........................................................................................... 101 6.5.2 Módulo sumador/restador ............................................................................. 101 6.5.3 Unidad aritmética con detector de desbordamiento ...................................... 101
PARTE 3 Lógica secuencial ................................................................. 103
7 Generación de señal de reloj con el 555 ...................................................... 107
7.1 Introducción ........................................................................................................... 107 7.2 Diseño de un multivibrador astable con el 555 ...................................................... 108 7.3 Simulación ............................................................................................................. 111 7.4 Componentes ........................................................................................................ 112 7.5 Verificación experimental....................................................................................... 113
8.1 Introducción ........................................................................................................... 115 8.2 Diseño de un contador módulo 4 con biestables 74×73 ........................................ 116 8.3 Simulación ............................................................................................................. 120 8.4 Componentes ........................................................................................................ 121 8.5 Verificación experimental....................................................................................... 121
9 Contador módulo 8 con el 74×90 .................................................................. 123
9.1 Introducción ........................................................................................................... 123 9.2 Diseño de un contador módulo 8 con el 74×90 ..................................................... 126 9.3 Simulación ............................................................................................................. 130 9.4 Componentes ........................................................................................................ 132 9.5 Verificación experimental....................................................................................... 132
10 Contadores síncronos con el 74×163 ......................................................... 135
10.1 Introducción ......................................................................................................... 135 10.2 Diseño de contadores con el 74×163 .................................................................. 137 10.2.1 Contador en modo de carrera libre (módulo 16) ......................................... 137 10.2.2 Contador módulo 13 con la secuencia 0,1,…,12 ........................................ 137 10.2.3 Contador módulo 12 con la secuencia 3,4,…,14 ........................................ 138 X Contenido
10.2.4 Contador módulo 146 con la secuencia 0,1,…,145 .................................... 139
10.3 Decodificación de estados ................................................................................... 139 10.4 Simulación ........................................................................................................... 141 10.4.1 Contador en modo de carrera libre (módulo 16) ......................................... 141 10.4.2 Contador módulo 13 con la secuencia 0,1,…,12 ........................................ 141 10.4.3 Contador módulo 12 con la secuencia 3,4,…,14 ........................................ 142 10.4.4 Contador módulo 146 con la secuencia 0,1,…,145 .................................... 143 10.4.5 Decodificación de estados con el 74×42 ..................................................... 145 10.5 Componentes ...................................................................................................... 145 10.6 Verificación experimental..................................................................................... 146
11 Registro de desplazamiento con el 74×74 ................................................. 149
11.1 Introducción ......................................................................................................... 149 11.2 Diseño de un registro de desplazamiento de cuatro bits ..................................... 151 11.3 Simulación ........................................................................................................... 151 11.3.1 Entrada serie y salida paralelo .................................................................... 151 11.3.2 Entrada paralelo y salida paralelo ............................................................... 152 11.4 Componentes ...................................................................................................... 153 11.5 Verificación experimental..................................................................................... 154
12 Diseños con el registro de desplazamiento 74×194 ................................. 157
12.1 Introducción ......................................................................................................... 157 12.2 Diseños que emplean el 74×194 ......................................................................... 160 12.2.1 Carga e inhibición ....................................................................................... 160 12.2.2 El contador en anillo ................................................................................... 161 12.2.3 El contador Johnson ................................................................................... 162 12.2.4 Comunicación serie .................................................................................... 163 12.3 Simulación ........................................................................................................... 164 12.3.1 Carga e inhibición ....................................................................................... 164 12.3.2 Contador en anillo ....................................................................................... 165 12.3.2.1 Comunicación serie ............................................................................ 166 12.3.3 Contador Johnson ....................................................................................... 166 12.3.3.1 Comunicación serie ............................................................................ 167 12.4 Componentes ...................................................................................................... 168 12.5 Verificación experimental..................................................................................... 169 12.5.1 Carga e inhibición ....................................................................................... 169 12.5.2 Contador en anillo y comunicación serie..................................................... 169 12.5.3 Contador Johnson y comunicación serie .................................................... 170
13 Máquinas de estados de Mealy y de Moore ............................................... 171
13.1 Introducción ......................................................................................................... 171 13.2 Diseño según los modelos de Mealy y de Moore ................................................ 174 13.2.1 Especificaciones ......................................................................................... 174 13.2.2 Diseño según el modelo de Mealy .............................................................. 174 13.2.3 Diseño según el modelo de Moore ............................................................. 176 13.3 Simulación ........................................................................................................... 179 13.3.1 Máquina de estados de Mealy .................................................................... 179 Contenido XI
13.3.2 Máquina de estados de Moore.................................................................... 181
A El laboratorio docente ................................................................................... 215
A.1 Introducción........................................................................................................... 215 A.2 La placa de prototipos ........................................................................................... 215 A.3 La fuente de alimentación ..................................................................................... 217 A.3.1 Prestaciones y manejo ................................................................................. 218 A.3.2 Cableado de la fuente con una carga genérica ............................................ 219 A.3.3 Alimentación sobre la placa de prototipos .................................................... 220 A.3.4 Desacoplo de la fuente de alimentación ....................................................... 221 A.4 El polímetro ........................................................................................................... 223 A.5 El osciloscopio ...................................................................................................... 224 A.5.1 El osciloscopio HM303-6 de HAMEG Instruments ....................................... 224 XII Contenido
A.5.2 Sondas de medida para osciloscopio ........................................................... 228
A.6 Notas sobre los montajes experimentales............................................................. 229
B Riesgos eléctricos ......................................................................................... 231
B.1 Introducción........................................................................................................... 231 B.2 La conexión a tierra ............................................................................................... 231 B.3 Severidad de una electrocución ............................................................................ 237
C Circuitos integrados e identificación de pines ........................................... 239
C.1 Numeración de pines en un CI.............................................................................. 239 C.2 Puertas lógicas ..................................................................................................... 240 C.3 Otros dispositivos .................................................................................................. 241
D Valores estándar de resistencias y condensadores ..................................... 245
D.1 Código de colores para resistencias ..................................................................... 245 D.2 Valores estándar de resistencias .......................................................................... 246 D.3 Valores estándar de condensadores .................................................................... 247
E Notas de simulación ...................................................................................... 249
E.1 Introducción........................................................................................................... 249 E.2 El editor de modelos de PSpice ............................................................................ 249 E.3 Añadir un bus a un circuito .................................................................................... 251 E.4 Conectar un estímulo a un bus ............................................................................. 251 E.5 Inicialización de biestables .................................................................................... 254
F Bibliografía ...................................................................................................... 257
F.1 Libros y manuales ................................................................................................. 257 F.2 Hojas de características técnicas .......................................................................... 259 F.3 Enlaces web de interés ......................................................................................... 260