Está en la página 1de 17

Media Onda


Onda Completa
Rectificadores

Vi

ωt
Vi V0
R V0

ωt
Fuente No Regulada

110VRMs dor or
a d
rm f ic
a tro ador RLoad
60 H Z
f o c ti Fil gul
a ns Re Re
Tr

Vi Vi Vi Vi
Vi
Rectificador de Media Onda
V0 1 t
V0 DC = ∫ f (t ) dt 1 2
T

V0 DC
T 0 V0( RMS ) = ∫
T0
f (t )dt
1 π
V0 DC = ∫V p senωtdt Vp
2π 0 V0( RMS ) =
V 2
= p ( −cos ωt )0
π
V0 DC

V
V0 DC = p
π
V0 DC =0.318V p

Voltaje Inverso de Pico

Se trata del valor de voltaje que no debe excederse en la región de polarización


inversa, pues de otra forma el diodo estará en la región de avalancha.
− VIP + V0

VIP ≥ VM
Vi
+
Rectificador de Onda Completa

1.- Puente de Diodos

Vi
+ D1 D2
Vi V0
− D3 D4 RL

Semiciclo positivo V0
+
V0 V0 DC
Vi V0 = Vi
− RL D3 , D2 →" on"
Semiciclo negativo D1 , D4 →" off "
− V0 DC = 0.636V p
Vi V0 − Vi
+ V0 = −Vi D2 , D3 → " off " Si fueran de Si
RL
V0 = Vi D1 , D4 → " on" V0 DC = 0.636(V p − 2VT )
Filtros

+
c ador l tro
s
VS c tifi Fi
− Re

Para ahorrar energía se usan filtros. La señal DC pulsantes obtenida después del bloque
rectificador no es señal DC pura por lo tanto puede servir para cargar baterías o alimentar
motores DC pero no sirve para alimentar circuitos electrónicos.
Para mejorar esta señal se añade un filtro después del rectificador que en su forma más
sencilla es un capacitor en paralelo a la carga.
Ip
π
2
π
VMáx
VMín

π 2π
ωt
wt1 T1 T2
T
En el momento de carga del capacitor hay un pico de Ip

Ip: Corriente de Pico


T1: Tiempo de Carga del capacitor.
T2: Tiempo de descarga del capacitor
T: T1+T2=180º
VRpp: Voltaje de rizado de p-p
VCap
VMáx + VMín
V DC =
2
VRpp VDC
VDC
I DC =
Req = RL
ωt
T1 I PT1 = I DCT
T2
T I DC T
IP =
T1
En la carga en el pto wt1: En la descarga:
t
Vmín = Vmáx senωt1 −
Vmín =Vmáxe τ
 Vmín  donde : t =T2 , τ=ReqC
ωt1 = sen  −1


 Vmáx  Vmín
ln 

= −
T2
Vmáx 
π   Reqc
T1 = −ωt1
2 T2
c =−
T2 =π −T1 Req
V
ln  mín 

Vmáx 
 
180º → 8.33mseg
T2 º → T2 (mseg ) % rizado = frecuencia de rizado *100%

VR( RMS )
%γ = *100%
VRpp = Vmáx − Vmín VDC
Vmáx − Vmín
2 3
VRpp %γ = *100%
V (RMS ) = Vmáx + Vmín
R
2 3 2
1  Vmáx − Vmín 
Volt rizado pico-pico %γ = *100%
V + 
3  máx Vmín 
Ejercicio:

En el siguiente circuito calcular el valor de C requerido y la Ipico ,para obtener un voltaje


de salida V0=38V , asuma que los diodos son de Si.
D1

4 :1
D2
+ + V0 = VDC = 38V

120VRMS Vs 3k
D3 D4
6k
− −
 Vmín 
ωt1 = sen −1  

V
 máx 
 34.974 
120 2 N 4 Vmáx +Vmín ωt1 = sen −1  
= 1 = VDC =  41.026 
VS N2 1 2
ωt1 = 58.482º
VS = 42.426[V ] Vmín = 2VDC −Vmáx
Vmín = 2(38) − 41.026
Vmín = 34.974 [V ] I p = I DC *
T
VS − 2VT = Vmáx T1
Vmáx = 42.43 − 2(0.7) V T
I p = DC *
Vmáx = 41.026 [V ] T1 = 90º −58.482º
T2 = 180º −31.518º Req T1
T2 = 148.482º 38 180º
Ip = *
T1 = 31.518º T2 = 6.873 mseg 2k 31.518º
Ip =108.509 [mA]
en el Capacitor
T2
En la descarga del capacitor: Vmin= Vmax e −
Req C
Req= 3K II 6K=2K

34,974 6,873 mseg


ln ( )=−
41,026 2K ( C )
C= 21,5 µ f
Ejercicio:
Diseñe una fuente de alimentación DC no regulada que posea las siguientes
características

N1 : N 2

Rectificador
120VRMS Filtro
de Onda RL
60 Hz Completa
(usando 2
diodos)

DATOS
RL= 50 ohmios
Encontrar %r, N1/N2, Ip, c . Considere diodos de silicio Vmax = 13,5 V
Vmin = 10,5 V
EJERCICIO:
Basándose en el problema anterior, diseñe el bloque regulador empleando un diodo zener
RS
VC IL PZMáx = 2W

Fuente DC IS IZ I ZMín = 0mA
+
no Regulada RL = 50Ω
VZ 6V Encuentre el rango de RS para
− que el zener regule
Ejercicio

Diseñar una fuente DC no regulada de 12VDC y 2ADC usando un filtro capacitivo y un


puente rectificador de onda completa

Vmáx =13.5[V], VAK=0.7V en c/diodo, Vprimario =120VRMS


Calcule:
N1/N2, c=?, %r
D1

N1 : N 2
D2
+ + V0
120VRMS Vs D4 RL=12/2 = 6 ohmios
D3
− − RL
Sujetadores o Cambiadores de nivel

Sujetadores

Mantienen la misma excursión ( voltaje pico a pico) de la señal de entrada.


Cambiadores de Nivel
El nivel puede subir o bajar dependiendo del o los capacitores que tenga la red.
Vi
10 f = 1[ kHz ]

t (mseg )
1 2

− 10

V0
22

2
t (mseg )
Transciente Estable
Ejercicio Grafique V0 en estado estable. Asuma diodos ideales
C= 0,1 uf : Frecuencia de Vi = 1 Khz

Vi

+ + 10
Vi 470k V0
− 5V −
t

− 10

V0
5

15
Ejercicio Grafique V0 en estado estable. Asuma diodos ideales
C= 0,1 uf : Frecuencia de Vi = 1 Khz

Vi

+ + 10
Vi 470k V0
− 5V −
t

f = 1kHz → T = 1ms
− 10
τ = Rc
τ = (470k )(0.1µF ) V0
τ = 47 ms. 5

(4 − 5)τ → Para _ que _ se _ desc arg ue

188mseg >> 1mseg


⇒ c _ no _ se _ desc arg a
15
Ejercicio
Grafique V0 en estado estable. Asuma diodos ideales
C= 0,1 uf : Frecuencia de Vi = 1 Khz
Vi

+ + 10
Vi 470k V0
− 5V −
t

Semiciclo Positivo − 10
D1" on"
+ +
V0 = 5V V0
5V 470k V0
Vi VC1 =Vi −V0
− − VC1 = 5V
5

Semiciclo Negativo
D1 " off "
+ + Vi −VC1 =V0 15
470k V0 −10 −5 =V0
Vi 5V
V0 = −15V
− −
Ejercicio

Graficar V0 vs t incluyendo el transciente. Asuma diodos ideales

V0
Va D1

100k Vi
8V 20
6V

1 mseg

− 20
V0

mseg

También podría gustarte