Está en la página 1de 21

UNIVERSIDAD CATÓLICA DE SANTA MARÍA

FACULTAD DE CIENCIAS E INGENIERÍAS FÍSICAS Y


FORMALES

E. P. DE INGENIERÍA MECÁNICA, MECÁNICA –ELÉCTRICA Y


MECATRÓNICA

CIRCUITOS DIGITALES
GRUPO: 03

DOCENTE: ING. SERGIO MESTAS RAMOS

ALUMNO: RENATO EDUARDO BELTRÁN CÁCERES

2021
UNIVERSIDAD PARTICULAR CATÓLICA DE SANTA MARÍA DE AREQUIPA
ESCUELA PROFESIONAL DE INGENIERÍA MECANICA, MECANICA ELECTRICA
Y MECATRONICA
CÓDIGO: 4E07033 GUÍA DE LABORATORIO NRO 02
ASIGNATURA: CIRCUITOS DIGITALES

PRIMERA FASE: LOGICA COMBINACIONAL Docente(s):


Ing. Sergio Mestas Ramos. Ing.
LOGICA COMBINACIONAL CON PUERTAS Christiam Collado Oporto.
UNIVERSALES Fecha: 19-04-2021

I. OBJETIVO:
• Comprobar el funcionamiento de las compuertas lógicas básicas.
• Comprobar el funcionamiento de las compuertas digitales especiales.
• Analizar, diseñar e implementar circuitos combinacionales.

II. MARCO TEORICO:

2.1 FUNCION LOGICA NOT


La función NOT tiene efecto sobre una sola variable de entrada entregando una sola variable de salida.
En esta función para una entrada ‘A’ entregará a la salida la negación de ‘A’ o mejor conocido como
el complemento de ‘A’.
Por ejemplo, si la variable de entrada ‘A’ se somete a la operación NOT, la salida X = 𝐴̅, donde al barra
superpuesta representa la operación NOT.

Simbología.
Convencional IEEE

2.2 FUNCION LOGICA OR


Si se tiene como entradas a ‘A’ y ‘B’, y como salida a X, la operación OR se expresa como:
A+B=X

Lo que indica que si para las entradas A o B la salida es X. El CI de la compuerta OR es un circuito que
internamente contiene desde cuatro hasta una compuerta lógica que puede tener como mínimo dos o
máximo doce entradas lógicas y cuya salida es igual a la operación OR de todas las entradas que
intervengan en esa compuerta.

Simbología.
Convencional IEEE

2.3 FUNCION LOGICA AND


Si se tiene como entradas a ‘A’ y ‘B’, y como salida a X, la operación AND se expresa como:
A•B=X
Laboratorio de Circuitos Digitales - EPIMMEYM Séptimo Semestre 2020
UCSM

Lo que indica que si para las entradas A o B la salida es X. Normalmente el CI de la compuerta


AND es un circuito que internamente contiene cuatro compuertas lógicas.

Simbología.
Convencional IEEE

2.4 FUNCION LOGICA NOR


Dadas dos entradas lógicas ‘A’ y ‘B’ y una salida X. El operador lógico NOR realiza la suma
complemento y se representa como:
X = (¯Ā¯¯+̄¯¯B̄¯¯).

Donde la barra superpuesta sobre la operación OR indica el complemento o negación de la


operación.

Simbología.
Convencional IEEE

2.5 FUNCION LOGICA NAND


Este operador realiza la operación AND complemento; su tabla de verdad es exactamente al
contrario de la que se obtiene al ejecutar al operador AND. Sean ‘A’ y ‘B’ las variables de entrada
y X la salida. La operación NAND entre las dos variables de entrada es X = ¯(¯Ā¯¯•¯¯B̄¯¯)

Donde la barra superpuesta sobre la operación AND indica negación o el complemento de la


operación.

Simbología.

Convencional IEEE

2.6 FUNCION LOGICA XOR


La función OR- exclusiva o XOR se expresa de la siguiente forma. X = ĀB + AB̄.

Simbología.
Convencional IEEE

Ing. Sergio Mestas R. Arequipa 2020


Laboratorio de Circuitos Digitales - EPIMMEYM Séptimo Semestre 2020
UCSM

Circuito Esquemático.

2.7 FUNCION LOGICA XNOR


La compuerta XNOR trabaja de manera contraria a la operación XOR. Dadas dos entradas ‘A’ y ‘B’
con salida ‘X’, la expresión del operador XNOR es X = AB + (ĀB̄) .

Simbología.

Convencional IEEE

Circuito Esquemático.

III. INFORME PREVIO:


a) Analizar y señalar las características eléctricas y electrónicas más importantes de los circuitos
integrados 74LS04, 74LS08, 74H00, 74C02, 7407, 74LS14 en base a las hojas de datos.
b) Qué es un Circuito Integrado y qué una Compuerta lógica.
c) Explica las diferentes formas de describir la operación de una compuerta.
d) Como trabaja un circuito integrado con salida a colector abierto. Dibuje un circuito aplicativo para su
comprobación.
e) Analizar y diseñar el circuito lógico para una alarma visual que está construido por cuatro

Ing. Sergio Mestas R. Arequipa 2020


Laboratorio de Circuitos Digitales - EPIMMEYM Séptimo Semestre 2020
UCSM

detectores digitales a, b, c, d; el sistema debe de activarse solo cuando se activen tres o cuatro
detectores, si se activan dos detectores es indiferente la activación o no del sistema. Por último, el
sistema nunca debe de activarse si se dispara un solo detector o ninguno. (El diseño lógico es
original para cada grupo, por tanto, cada circuito debe ser diferente por grupos de trabajo)

IV. MATERIALES Y EQUIPOS


• Fuentes de Alimentación
• Osciloscopio
• Multímetro
• Protoboard
• Circuitos integrados:
- 74LS00 NAND.
- 74LS02 NOR.
- 74LS04 NOT.
- 74LS05 NOT oc.
- 74LS08 AND.
- 74LS32 OR.
- 74LS386 EX-OR.
- 74LS126 Buffer.
- 74LS244 Buffer 3-Estados
• Dip switch de 4 posiciones.
• 4 LEDs.
• 4 Resistencias de 330Ω.
• 4 Resistencias de 1KΩ.

V. PROCEDIMIENTO

MÓDULOS DE ENTRADA Y SALIDA

1. Construya su módulo de entrada según el siguiente circuito. Replique para por lo menos 4 entradas
digitales.

Switch Salida [v]


Abierto 4.99995*10^-5
Cerrado 4.99995

Ing. Sergio Mestas R. Arequipa 2020


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

2. Construya su módulo de salida según el siguiente circuito. Replique por lo menos para 4 salidas digitales.

Entrada [v] LED


Abierto OFF
Cerrado ON

COMPUERTAS LÓGICAS
3. Implementar el siguiente circuito. Emplee los módulos de entrada para ingresar los niveles lógicos
y el de salida para mostrar la salida de la puerta lógica.

Módulo de Entrada
Módulo de Salida
1
3
2

7408 R1
R2 R3

D1

4. Para cada puerta lógica efectuar todas las combinaciones posibles en el módulo de entrada y
confirmar el resultado en la tabla correspondiente

CI: ……………
Ent Ent Salida

5. Dibuje los oscilogramas de entrada y salida.


6. Repita los pasos (4) y (5) para comprobar el funcionamiento de al menos una puerta de los integrados
que cumplen las funciones lógicas: OR, Inversor, NAND, NOR, OR Exclusiva…
Ing. Sergio Mestas R. Arequipa 2016
Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

7. Implementar compuertas lógicas OR, NOR, AND y NAND de tres entradas a partir de compuertas
de dos entradas.

- 74LS32 OR:

- 74LS02 NOR:

- 74LS08 AND:

- 74LS00 NAND:

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

8. Implemente el circuito propuesto en el punto (d) del cuestionario previo y compruebe su


funcionamiento.
9. En base a las hojas de datos compruebe el funcionamiento de los CI 74126 y 74244. Anote en una
tabla de verdad los valores obtenidos.

- 74126:

CI: 74LS126
Ent Ent Salida
0 0 _
1 0 0
0 1 _
1 1 1

- 74244:

CI: 74LS244
Ent Ent Salida
0 0 0
1 0 1
0 1 _
1 1 _

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

Procedimiento:

➢ 74LS00:

CI: 74LS00
Ent (A) Ent (B) Salida (X)
0 0 0
1 0 1
0 1 1
1 1 1

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

➢ 74LS02:

CI: 74LS02
Ent Ent Salida
0 0 0
1 0 0
0 1 0
1 1 1

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

➢ 74LS04:

CI: 74LS04
Ent Salida
0 1
1 0

➢ 74LS05:

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

CI: 74LS05
Ent Salida
0 0
1 0

➢ 74LS08:

CI: 74LS08
Ent Ent Salida
0 0 1
1 0 0
0 1 0
1 1 0

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

➢ 74LS32:

CI: 74LS32
Ent Ent Salida
0 0 1
1 0 1
0 1 1
1 1 0

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

➢ 74LS386:

CI: 74LS386
Ent Ent Salida
0 0 0
1 0 1
0 1 1
1 1 0

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

➢ 74LS126:

CI: 74LS126
Ent Ent Salida
0 0 1
1 0 0
0 1 0
1 1 0

➢ 74LS244:

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

CI: 74LS244
Ent Ent Salida
0 0 1
1 0 1
0 1 1
1 1 0

CIRCUITOS CON COMPUERTAS LOGICAS


10. Implemente el siguiente circuito.

11. Aplique a las entradas (a, b y c) los niveles lógicos provenientes de su módulo de entrada y la salida
conecte al módulo respectivo.
12. Anote en una tabla los valores de salida que corresponden a cada una de las combinaciones de
entrada posibles.
13. Determine la función que representa.

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

7404 - 74LS08 - 74LS32


Ent 1 Ent 2 Ent 3 Salida
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 0
1 0 0 1
1 1 0 0
1 0 1 1
1 1 1 0

Función que representa:


𝑌 = 𝐴̅𝐵̅

14. Implemente el siguiente circuito.

15. Aplique a las entradas p y q los niveles lógicos provenientes de su módulo de entrada y la salida
conecte al módulo respectivo.
16. Anote en una tabla los valores de salida que corresponden a cada una de las combinaciones de
entrada posibles.
17. Determine la función que representa.

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

74LS08
Ent Ent Salida
0 0 0
1 0 0
0 1 0
1 1 1

Función:
𝑌 = 𝐴̅ ∗ 𝐵

18. Implemente el circuito diseñado en el punto (e) del cuestionario previo.


𝑌 = 𝐵𝐶𝐷 + 𝐴̅𝐶𝐷 + 𝐴̅𝐵𝐷 + 𝐴̅𝐵𝐶

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

19. Compruebe el funcionamiento a partir de una tabla de verdad.

74LS08 - 74LS32

Ent 1 Ent 2 Ent 3 Ent 4 Salida

0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 0
0 1 0 1 0
0 1 1 0 0
0 1 1 1 1
1 0 0 0 0
1 0 0 1 0
1 0 1 0 0
1 0 1 1 1
1 1 0 0 0
1 1 0 1 1
1 1 1 0 1
1 1 1 1 1

VI. CUESTIONARIO FINAL:


1. Que significa simplificar o reducir una función lógica y que métodos existen.
Al trabajar con expresiones lógicas, se debe buscar una expresión simplificada de ésta, con el menor número de
términos. Con ello se consigue minimizar el número de errores posibles y abarata su implementación. Existen dos
métodos para conseguir simplificar funciones lógicas.
- Simplificación por el método algebraico:
Consiste en utilizar todos los postulados, leyes y teoremas enunciados anteriormente. Con este
método se consiguen simplificaciones óptimas, pero hay que tener cierta práctica, no obstante,
cuando las funciones tienen una expresión grande el procedimiento algebraico puede provocar el
que cometamos errores.
- Simplificación por el método de Karnaugh:
Más rápido y eficaz, sobre todo ante problemas complejos. El método se basa en la construcción
de unas tablas con la característica de que entre cada celda y su contigua o adyacente solamente
cambia el valor de una variable de entrada.

2. Proponga una aplicación de circuitos con compuertas lógicas.


Un circuito de bóveda de seguridad, el cual se activará con dos personas diferentes, el cual, al obtener un 1
en cada caso, saldrá un 1, pero si hay un 0 y un 1, no se abre, tienen que ser los dos, sería una compuerta
AND.
Ing. Sergio Mestas R. Arequipa 2016
Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

3. Porque se considera que las compuertas NOR y NAND son universales.


La función NOR es dual a la función NAND. Por esta razón, todos los procedimientos para la lógica NOR forman
un dual de los procedimientos y reglas correspondientes desarrollados para la lógica NAND. La compuerta NOR
se dice que es una compuerta universal porque cualquier función booleana puede implementarse con ella.
4. Dibuje el circuito equivalente al circuito del punto 9, empleando solo puertas NOR.

CI: 74LS02
Ent Ent Salida
0 0 1
1 0 0
0 1 1
1 1 1

5. Que es un circuito Schmitt Trigger, en qué condiciones se puede emplear.

Un Schmitt Trigger es un tipo de entrada lógica que nos proporcionará histéresis o dos niveles de umbral: alto y
bajo. Esto nos permitirá reducir los errores producidos por señales ruidosas, dando como resultado una onda
cuadrada. Además, también se puede usar para convertir otros tipos de señales como por ejemplo triangulares y
sinusoidales, en ondas cuadradas.

VII. CONCLUSIONES Y OBSERVACIONES


Enunciar sus conclusiones y observaciones de la experiencia
- Se pudo apreciar que las diferentes compuertas dan diferentes resultados, dependiendo de como estén
hechas o que función tienen programada.
- Las compuertas NOR nos da el complemento de la compuerta OR.
- Dependiendo de si la entrada es 1 o 0, el LED se prenderá o no, pero también hay casos en que el LED
no prende, se puede deber a la construcción o a los terminales usados, o simplemente el C.I no tiene esa
configuración.
- Si tenemos varios C.I. de diferentes modelos, podemos armar una configuración inestable, en la que no
sepamos muy bien cual será la lógica como tal.
- En los oscilogramas, vemos las configuraciones que tenemos dependiendo de la lógica de cada circuito.

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

VIII. BIBLIOGRAFÍA:
Indique la bibliografía consultada en la elaboración de su informe.

- Castillo, J. (s. f.). Compuertas logicas aplicacion en electronica. Slideshare.Net. Recuperado 15 de abril
de 2021, de https://es.slideshare.net/jhonedward37/compuertas-logicas-aplicacion-en-electronica
- 7. Simplificación de funciones lógicas. (s. f.). cienciasfera. Recuperado 15 de abril de 2021, de
https://www.cienciasfera.com/materiales/tecnologia/tecno02/tema10/7_simplificacin_de_funciones_lgic
as.html
- Carrasco, D. (2020, 26 abril). Schmitt Trigger: Qué es y para qué sirve. ElectroSoftCloud.
https://www.electrosoftcloud.com/schmitt-trigger-que-es/

Ing. Sergio Mestas R. Arequipa 2016

También podría gustarte