Está en la página 1de 8

UNIVERSIDAD CATÓLICA ANDRÉS BELLO FACULTAD DE

INGENIERÍA ESCUELA DE INFORMÁTICA


CÁTEDRA ARQUITECTURA DEL COMPUTADOR
Prof. Cante Mata, Biagio Domeníco

PRÁCTICA 4: REGISTRO PIPO (PARALELL-INPUT/PARALELL OUTPUT) CIRCUITO CON 74LS374

NCR 25378
Berrios Moreno, Moisés Alejandro CI 27.187.203
Toro Yépez Daniel Josué CI 25.482.284
26 de mayo de 2021
1. OBJETIVOS:
1 Construir y observar las características de funcionamiento de un buffer.
2.Construir y observar las características de funcionamiento de un registro.

2. DESARROLLO.
Registro

El registro de esta práctica de laboratorio es de tipo PIPO (Parallel Input – Parallel


Ouput). Un registro es un grupo de celdas de almacenamiento binario adecuadas para
mantener información binaria. Un grupo de flip-flops constituye un registro, ya que cada flip-
flop es una celda binaria capaz de almacenar un bit de información. Un registro de n-bit tiene
un grupo de n flip-flops y es capaz de almacenar cualquier información binaria que tenga n
bits. Además de los F-F, un registro puede tener compuertas combinacionales que realicen
ciertas tareas de procesamiento de datos. En general, un registro consta de un grupo de flip-
flops y compuertas que efectúan su transición. Los flip-flops mantienen información binaria y
las compuertas controlan cuándo y cómo se transfiere información nueva al registro. Circuito
Integrado 74LS374, Flip-Flop tipo D (Diagrama de pines, y tabla de verdad)

Input control Ouput


Ouput control Clock D Q
Figura 1 Diagrama de pines y Escritura 0L Subida  1H 1H
tabla de verdad del 74LS374
0L Subida  0L 0L
Lectura 0L 0L X Qo
Este circuito
integrado es un registro
alta 1H X X Z
de 8 bits, trabaja 3
impedanci
estados, dependiendo
a
del control de sus
entradas. Es un circuito integrado atractivo para implementar registros de buffer, puestos I/O,
Bus drivers bidireccionales y registros de trabajo. En resumen, el circuito integrado. es un
conjunto de 8 Flip-Flops tipo “D”.
1er estado: Estado de escritura. Éste estado se activa cuando el output control se
encuentra en un estado bajo, y se le envían pulsos de reloj a la entrada Clock.
2do estado/operación: Lectura. Estado que se activa deshabilitando los pulsos y
mandando un estado bajo al CLK.
3er estado: Alta impedancia. Estado que se activa con un 1-lógico en el output control.
Este estado evita la operación del circuito integrado. Pues se consume menor cantidad de
energía.

Este tipo de registro toma la data de un bus (paralelo) y lee todos los bits de manera
simultánea, luego para que el registro envié los datos lo hace de manera paralela, como se
muestra en la figura:

1
2.1 CUATRO ENTRADAS Y CUATRO SALIDAS EN PARALELO CON 4 SEÑALES DE ENTRADA DE RELOJ
EN PARALELO (PIPO)

Figura 2 Registro de cuatro entradas y cuatro salidas y cuatro entradas de reloj todo en paralelo
El montaje de la figura 3 está basado en un 74LS347 que es un registro tipo PIPO,
con buffer de salida incluido:

Figura 3 Circuito basado en un 74LS347 que es un registro tipo PIPO, con buffer de salida incluido

Una vez realizado el montaje, observe el funcionamiento del mismo y anote sus
observaciones.

2.2 CUATRO ENTRADAS PARALELO Y UNA SALIDAS EN SERIE CON 4 SEÑALES DE ENTRADA DE RELOJ
EN PARALELO (PISO)

También existen registro tipo PISO (Parallel Input – Serial Ouput), en el cual los datos
entran al registro de manera paralela (todos los bits al mismo tiempo), y salen de registro de
modo serial (cada bit sale por cada unidad de tiempo, sobre una única línea de
comunicación), como se muestra en la figura:

2
Figura 4 Registro de cuatro entradas paralelas y una salida en serie y cuatro entradas de reloj en paralelo

2.3 UNA ENTRADA EN SERIE Y CUATRO SALIDAS EN PARALELO CON 4 SEÑALES DE ENTRADA DE
RELOJ EN PARALELO (SIPO).
El otro registro que existe es el SIPO (Serial Input – Parallel Input), en el cual entran los bits
de modo serial (uno por cada unidad de tiempo) y salen todos a la vez en modo paralelo.

Figura 5 Registro de cuatro entradas en serie y cuatro salidas en paralelo y cuatro entradas de reloj en paralelo

Para la prueba de circuito armado, coloque un dato binario utilizando el minidip,


luego presiones el pulsador de clock, y luego presiones el pulsador de OE. Mientras tenga
presionado esta señal de control, en los LED de salida se deberá mostrar el valor del dato
guardado. Luego cambien el dato en los minidip, y si aún no ha presionado el pulsador de
clock, si presiona el pulsador del OE deberá de mostrar en la salida el dato almacenado.

3
3. RESULTADOS
En las figura 5 se puede observar que al colocar el dato en el minidip 1001 se observa en la
entrada ese valor, pero en la salida no se registra ningún dato. El la figura 6 se puede
observar que al activar el pulsador OE se observa en la salida los cuatro datos de entrada
1001. En la figura 7 se cambia el dato a 0110 y aunque se activa el pulsador OE permanece
el dato anterior 1001. En la figura 8 se puede observar que solo cuando se vuelve a activar el
pulsador del clock se escribe en las cuatro señales de salida el nuevo dato 0110.

Minidip1001

Pulsador del clock

Figura 5 Se muestran los cuatro datos de entrada al pulsar el clock pero no se observa nada en la señal de salida

Salida 1001
Minidip1001

Pulsador OE
Figura 6 Se muestran los cuatro datos de salida al pulsar OE se observa las 4 señales de salida como se registran en las 4
señales de entrada

4
Minidip 0110 SALIDA 1001

Pulsador del clock

Pulsador OE

Figura 7 Se cambio el minidip del dato de entrada a 0110 se puede ver el cambio en la entrada y aunque active el OE
permanece registrado el dato anterior 1001.

SALIDA 0110
Minidip 0110

Pulsador del clock

Figura 8 Se cambio pulsador del clock y aparecen las cuatro señales introducidas 0110

5
Figura 9 Al usar dos displays y el paquete de resistencia de 8 se obtiene el mismo resultado hasta que no se activa el botón
clock no cambia el valor que se tiene registrado en la memoria. Se ve en las cuatro entradas se observa el 3 mientras que en la
salida sigue registrando el 8 o valor anterior.

4. ANÁLISIS DE RESULTADOS
Se comprobó la tabla de la verdad para el dispositivo 74LS374 en la cual cada vez que se
active el pulsador clock se leen los datos del minidip. Y cuando se activa el pulsador OE se
activa las 4 señales de salidas o Ouput. Los datos de salida no se modifican si no se activa
nuevamente el pulsador del clock. Se pueden observar los tres estados, escritura, lectura y
alta impedancia de este dispositivo integrado 74LS374.

Input control Ouput


Ouput control Clock D Q
Escritura 0L Subida  1H 1H
0L Subida  0L 0L
Lectura 0L 0L X Qo

alta 1H X X Z
impedanci
a
5. CONCLUSIONES
Se puede realizar un circuito en el que exista 4 entradas y 4 salidas en paralelo, como el
analizado en esta práctica de tipo PIPO (input paralelo-output paralelo). Que como dicen las
tablas de verdad del dispositivo 74LS374 la escritura de los cuatro datos en la entrada se
realiza con el pulsador del clock que se leen cuando se activa el pulsador OE. Pero no se
pueden leer los nuevos datos si no se desactiva nuevamente el clock ya que el cero lógico
escribe el dato en la salida. Y se leeran o registrarán cuando se active el pulsador OE. Se
pudo verificar de esta forma el rol del buffer y el rol del registro. Existen otras 2 en

6
disposiciones el cual exista 4 entradas en paralelo y una salida serial PISO, y por último con
una entrada serial y cuatro salidas paralelas SIPO.

También podría gustarte