Está en la página 1de 6

UNIVERSIDAD CATÓLICA ANDRÉS BELLO FACULTAD DE

INGENIERÍA ESCUELA DE INFORMÁTICA


CÁTEDRA ARQUITECTURA DEL COMPUTADOR
Prof. Cante Mata, Biagio Domeníco

PRÁCTICA 3: BUFFER (TRI-STATE)

NCR 25378
Berrios Moreno, Moisés Alejandro CI 27.187.203
Toro Yépez Daniel Josué CI 25.482.284
20 de mayo de 2021
1. OBJETIVOS:
1. Construir y observar las características de funcionamiento de un buffer.

2. MATERIALES:
 1 Protoboard.
 1 Fuente de poder
 1 Multimetro Digital
 1 74LS241
 8 Diodos LED
 12 Resistencia de 150_, ¼ W
 1 Mini dip de 8 interruptores

3. DESARROLLO.
Las características y descripción de terminales (74241) Búffer octal o controlador de línea con
salida de tres estados. Los SN54 / 74LS240, 241 y 244 son búferes octales y controladores de
línea, diseñados para ser empleado como controladores de dirección de memoria,
controladores de reloj y transmisores / receptores orientados a bus que proporcionan una
placa mejorada de circuito impreso densidad.
• Histéresis en las entradas para mejorar los márgenes de ruido
• Registros de direcciones de memoria intermedia o líneas de bus de impulsión de salidas de
3 estados
• Los diodos de abrazadera de entrada limitan los efectos de terminación de alta velocidad

Figura 1 diagrama del dispositivo buffer 74241.


La tabla de verdad del dispositivo buffer 74241 es

Figura 2 tabla de verdad de buffer 74241.

1
Luego de ver las características y descripción de terminales para el 74241, se puede resumir
que se Comporta como una compuerta de tres estados (tri-state), (buffer). Dichas compuertas
son muy necesarias en los sistemas de buses de datos (PCI, ISA, etc.), ya que; con dichas
compuertas podemos aislar a un circuito de otro, de esta manera nada más tendrá el acceso
al mismo únicamente el dispositivo habilitado para enviar data sobre el busLíneade dato.
de bus En la
dato =”1”
figura se observa el funcionamiento del buffer cuando este habilitado.
Línea de bus dato =”1”
Línea de bus dato =”0” Interruptor cerrado
BufferTri-state
Interruptor cerrado

Enable “0”
Enable “0”

Figura 3 se encuentra una compuerta de tres estados o buffer y se muestran los dos primeros
estados cuando está habilitado (Enable) o en 0, y presenta una entrada 0 (baja) o 1 (alta).
:

Figura 4 la compuerta de tres estados con su estado deshabilitado por efecto de la alta
impedancia.

Luego si deshabilitamos en buffer, vemos que es el mismo efecto si abriéramos un interruptor,


como se ve en la siguiente figura A continuación proceda a construir el circuito que se
muestra a continuación. Una vez construido realice pruebas con el habilitador activado y
desactivado. Anotes sus resultados y emita conclusiones.

4. RESULTADOS
En las figuras 4 a la 5 se muestran los resultados con el simulador Proteus

2
Figura 4 Circuito para mostrar las conexiones del buffer.

Tri-state

Figura 5 El estado actual es que el swichet 1 abierto; se encienden (1 y 3) y permanecen


apagados (2 y 4) se encienden respectivamente los diodos del D5 y D7 y permanecen
apagados D6 y D8. Los diodos D1 al D4 permanecen apagados mientras esté apagado el
botón 1 (BTN1).
3
Figura 6 el estado actual es una vez activado el botón (BTN1) se encienden los LED del D1 al
D4.

5. ANÁLISIS DE RESULTADOS
Análisis del circuito buffer, se pudo demostrar que el dispositivo 74241 con las respectivas
conexiones puede ser capaz de transmitir almacena o impedir el paso de información de a
través de tres estados posibles. Alta, Baja o Z alta impedancia. Estos dispositivos son
importantes ya que permiten seleccionar almacenar una “memoria” u otra o pasar o no una
determinada información en las PC que serían los tres estados requeridos.

6. CONCLUSIONES

Los terminales 74241 Buffer octal o controlador de línea con salida de tres estados, son
búferes octales y controladores de línea, diseñados para ser empleado como controladores de
dirección de memoria, controladores de reloj y transmisores / receptores orientados a bus que
proporcionan una placa mejorada de circuito impreso densidad. Sirven en la Histéresis en las
entradas para mejorar los márgenes de ruido, en los Registros de direcciones de memoria
intermedia o líneas de bus de impulsión de salidas de 3 estados y en los diodos de
abrazadera de entrada limitan los efectos de terminación de alta velocidad. Su funcionamiento
en general es ofrecer 3 estados posibles según se puedo observar en la tabla de verdad;
como alta, baja o impedancia. Se puede resumir que se Comporta como una compuerta de
tres estados (tri-state), (buffer). Dichas compuertas son muy necesarias en los sistemas de
buses de datos (PCI, ISA, etc.), ya que; con dichas compuertas podemos aislar a un circuito
de otro, de esta manera nada más tendrá el acceso al mismo únicamente el dispositivo
habilitado para enviar data sobre el bus de dato.

4
7. ANEXO
Ejercicio de clases

También podría gustarte