Está en la página 1de 5

POST - TAREA: TAREA FINAL

COMBINACIONALES Y SECUENCIALES

PRESENTADO POR:

OMAR OVIDIO CORTES: COD. 4150752


EMMANUEL DOMINGUEZ: COD. 03701011680

PRESENTADO A:
SANDRA MILENA GARCIA
(TUTOR)

GRUPO:
243004-8

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA (UNAD)


ELECTRONICA DIGITAL
2019
Actividades a desarrollar

Un ingeniero electrónico egresado de la prestigiosa UNAD es contratado para


automatizar los registros de tiempo de una carrera a atletismo.

El circuito cuenta con un cronómetro que contabiliza los segundos (Ver figura
1). Este cronómetro es similar al diseño de la tarea 4, pero es ascendente.

Adicionalmente, en la meta hay un sistema infrarrojo que produce un uno


lógico cada vez que un atleta cruza la meta.

El funcionamiento del circuito es el siguiente:

 Antes de iniciar la carrera, el delegado pulsa la señal de reinicio para


reiniciar todo el sistema.
 Cuando se inicie la carrera el delegado pulsa la señal de inicio del
cronómetro para que este empiece a contar (ver tarea 4).
 Cuando un atleta cruce la meta se produce un uno lógico en la señal
infrarrojo, el cual permite activar la señal write_enable para guardar
el tiempo y a su vez aumentar la dirección (Adress) de la memoria.

De esta forma, cada vez que un atleta cruce la meta, se podrá guardar el tiempo
transcurrido en una posición diferente de la memoria

La figura 1 muestra el diseño del circuito a implementar.

Figura 1: Diseño a implementar

El grupo colaborativo debe implementar el diseño en VHDL y simularlo.

El informe debe contener:


a) Pantallazos con la descripción en VHDL del diseño.
b) Pantallazo de la Simulación, en el cual se debe ver el contenido de la
memoria, con los tiempos de al menos tres atletas. Los tiempos pueden ser
números aleatorios, lo importante es lograr guardar estos valores en la
memoria.

También podría gustarte