Está en la página 1de 3

SLIDE 2

Xilinx fue adquirido por AMD, presentó el nuevo eFPGA (FPGA embebido) Versal
Al Edge, los cuales están destinados a usar en la robótica y la automoción
inteligente.
Si bien el Versal es un chip, pero no un FPGA al 100%, ya que se ha dedicado a
núcleos estándar no configurables, como núcleos de CPU, controladores de
memoria, DDR, Ethernet, todo en el mismo chip, por lo que no es necesario la
configuración.

SLIDE 3
NVIDIA ha creado muchos entornos virtuales para la conducción automática,
esto se llama visión por computador, donde entrenamos a la IA a diferenciar
formas y colores básicos para luego hacer una reconstrucción de la misma
imagen, pero a mayor resolución. Uno de los objetivos de NVIDIA es reducir al
máximo el entrenamiento de la IA, lo que ampliará la cantidad de juegos
compatibles con el DLSS

La siguiente evolución del AMD FSR es más clara que la del DLSS, no olvidemos
que la versión del algoritmo de AMD no se basa en la inteligencia artificial, no
obstante, tenemos pistas que nos apuntan a que AMD podría lanzar una versión
2.0 que sí que se basaría en la IA.

La primera de ellas es la existencia de una patente de super resolución por parte


de AMD que hace uso de redes neuronales, lo que indica el añadido de este tipo
de hardware en futuras GPUs de AMD de la familia RDNA. Y por tanto sería la
primera vez que AMD añadiría este tipo de unidades en sus GPU Gaming.

SLIDE 4
Hay varios motivos para ello, el más conocido es el que se ha utilizado en el ya
clásico big.LITTLE de las CPU para smartphones, donde dos colecciones de
núcleos de diferente potencia y consumo se conmutan en su uso según el tipo de
aplicaciones según la carga de trabajo en el smartphone en cada momento. Esto
se hizo para aumentar la vida útil de la batería de dichos dispositivos.
Las configuraciones heterogéneas consisten en dividir el set de registros e
instrucciones de la ISA y repetirlo en dos clases de núcleos. El motivo es que no
todas las instrucciones tienen el mismo consumo energético, pero las más
simples van a consumir más siempre en los núcleos más complejos. Por lo que la
idea no es repartir los hilos de ejecución a su núcleo correspondiente, sino que la
ejecución de un solo hilo de ejecución es compartida entre dos o varios núcleos
de manera intercalada.

SLIDE 5
En esta imagen, observamos las 5 topologías de conexión de los elementos de
una CPU
- Shared Bus Fabric
También se le conoce como puente norte, Tienen una gran velocidad y se
usan para comunicar los diferentes núcleos entre sí, pero también se
encarga de darle acceso al exterior a los núcleos de la CPU. se tiene que
entender la forma de como los componentes se intercomunican entre sí, lo
que elevaría la latencia, el costo de implementación y consumo energético.
- Anillo
En la infraestructura en anillo, los datos circulan dando vueltas por el
anillo central. Por lo que la comunicación no es directa y los datos
solamente salen del anillo cuando estos pasan delante del componente
determinado. Un sistema automatizado en el anillo extrae los paquetes de
datos e instrucciones hacía dicho componente y deja circular al resto. El
problema de este tipo de topología es la velocidad a la que viajan los dato
- Árbol
La topología en árbol comunica los componentes en una infraestructura
jerárquica organizada, de tal manera que para acceder a un componente es
necesario comunicarse con el que se encuentra antes en la jerarquía. Es
un concepto muy parecido al de la topología toroidal y al igual que esta
tiene una latencia muy baja cuando los componentes se encuentran
cercanos. Por lo que la latencia dependerá de la cantidad de niveles que se
encuentre un componente respecto a otro dentro de la jerarquía.

- Crossbar Switch

Un Crossbar Switch es el tipo de topología más fácil de visualizar. Se trata


de un tipo de interfaz en malla donde cada uno de los componentes tiene
una conexión directa con el resto de componentes del sistema. Por ejemplo
si tenemos un procesador con 4 componentes en su interior entonces
tendremos un Crossbar Switch de 4 x 4 unidades.

- Topología Toroidal
Las infraestructuras toroidales son ampliamente utilizadas en el mundo de
la supercomputación para conectar de la manera más rápida y eficiente los
diferentes procesadores repartidos en los diferentes blades alrededor de la
infraestructura de la manera más eficiente posible

SLIDE 6

AMD lanzará sus Thredripper 5000, a simple vista sabemos que AMD le bastará
utilizar el mismo I/O tanto para Zen 2 y Zen 3. Cabe resaltar que el I/O en los
Ryzen 5000 se mejoró para soportar memorias DDR5 más rápidas.

AMD diseño la transición a Zen 3 para ser lo más fácil de llevar desde Zen 2. Lo
cual tiene que ver también con las interfaces de memoria y con los periféricos
utilizados, las cuales son comunes entre Zen 2 y Zen 3. Esto les permite utilizar
el socket TXR4 en los Threadripper 5000 Chagali.

Esto nos quiere decir que este procesador va a soportar memorias DDR4 a mayor
velocidad que los Threadripper 3000, como consecuencia tendremos un mejor
rendimiento.

También podría gustarte