Está en la página 1de 5

IMPLEMENTACIÓN DE COMPUERTAS LÓGICAS

BASICAS
Andres Felipe Cubides Torres
andres.cubides@uptc.edu.co
Cód. 201421683 Elías Humberto Fagua Lancheros Laura Alejandra Torres Ochoa
Ingeniería electrónica elias.fagua@uptc.edu.co laura.torres03@uptc.edu.co
Universidad Pedagógica y Cód. 2014201421710 Cód. 201421760
Tecnológica de Colombia Ingeniería electrónica Ingeniería electrónica
Universidad Pedagógica y Universidad Pedagógica y
Tecnológica de Colombia Tecnológica de Colombia

Resumen— En el desarrollo de esta práctica se término de la expresión. La tabla de verdad es


afianzaron conceptos y el manejo de compuertas una forma muy común, en un formato muy
lógicas NOT, OR Y AND al implementar circuitos conciso, de expresar el funcionamiento lógico de
con las mismas obteniendo como resultado un circuito.
formas de onda de entrada y de salida de una
puerta utilizando los diagramas de tiempos, II. DESARROLLO DE LA PRACTICA
haciendo énfasis en el funcionamiento lógico y
sus aplicaciones. Para el análisis de esos
A. IMPLEMENTACION DE LA ALARMA
circuitos se recurrió a herramientas de análisis
En esta primera parte de la guía se realiza la
lógico como el álgebra de Boole y mapas de
implementación física del circuito digital en cual
Karnaugh para simplificar las funciones de
fue analizado en la guía anterior a esta, para su
salida.
comprobación.

I. INTRODUCCIÓN

Los tres elementos lógicos básicos AND, OR y


NOT se pueden combinar para formar circuitos
lógicos más complejos, que realicen muchas
operaciones útiles y que se empleen en la
construcción de sistemas digitales completos.
Algunas de las funciones lógicas más comunes
son: comparación, aritmética, conversión de
códigos, codificación, decodificación, selección de
datos, almacenamiento y recuento.
Fig.1 Implementación física de la alarma
Para analizar de manera simplificada circuitos
complejos con compuertas lógicas se puede
recurrir al álgebra de Boole y/o mapas de B. ANÁLISIS DE DISEÑO I
Karnaugh siendo formas adecuadas y Se plantea un ejercicio en el cual se quiere implementar
sistemáticas de expresar y analizar las alarmas a una edificación, para esto se incorpora una
operaciones de los circuitos lógicos. Estas configuración tipo cascada con compuertas NOT; la
expresiones booleanas se convierten en tablas salida de estas será conectada a la entrada de cada
de verdad utilizando los valores binarios de cada alarma. Con esto se quiere determinar el
comportamiento de voltaje a la salida de las compuertas NOT respecta a las entradas de las alarmas.

C. ANÁLISIS DE DISEÑO II
Se quiere conectar una alarma a 600m, para
observar la atenuación que se presenta respecto
a la señal de entrada, para esto se instalan
estaciones de amplificación cada 100m, estas se
conformaran por dos compuertas NOT en
cascada. Comparar el comportamiento de la
entrada respecto a la salida de cada estación.

III. TABLAS Y SIMULACIONES

T1 T2 H G A Tabla 4. Tabla de verdad de la alarma respecto al


0 0 0 0 0 circuito digital final
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0 Simulación de la compuerta Diseño de la alarma
0 1 0 0 1 0000
0 1 0 1 1
0 1 1 0 1
0 1 1 1 1
1 0 0 0 0
1 0 0 1 0
1 0 1 0 0
1 0 1 1 0
1 1 0 0 0
1 1 0 1 1
1 1 1 0 1
1 1 1 1 1
0010
Tabla 3. Tabla de verdad de la alarma respecto a las
condiciones de diseño
0001 1000

0011 0101

0100 0111

0110 1001
1010 1101

1100 1111

1110

1011

Fig.2. Señal de salida de las compuertas NOT


cuando hay un gran número de pastillas
dentro de la compuerta.

 Al analizar los diseños se puede observar


que las compuertas lógicas generan
retardos debido a las necesidades que
presenten y debido a esto se generan
desfases entre señales y a pesar de
garantizarse la estabilidad del voltaje
siempre habrá un diferencia de señales de
entrada respecto a salida.

Fig.3. Señal de las compuertas en cascada NOT para el VI. REFERENCIAS


tercer diseño

IV. ANALISIS DE RESULTADOS "Diseño lógico". A. Lloris, A. Prieto. Ed. Mc Graw–Hill.


Parte II (1996).

Si se tienen dos compuertas NOT a la salida en Bola"Principios de diseño digital". Daniel D. Gajski. Ed.
cascada se garantiza una estabilidad en el 1 o 0 Prentice–Hall. (1997).
lógico para que no presenten lapsos de
incertidumbre. La unión de estás forman una
compuerta YES (buffer), asegurando un voltaje Bola"Fundamentos de diseño lógico y computadoras".
estable para los dos niveles lógicos que manejan M. Morris Mano y Charles R: Kime. Ed. Prentice–Hall.
las compuertas. (1998).

Parte III Bola"Circuitos digitales y Microprocesadores". H. Taub.


Ed. MacGraw–Hill. (1982).
Al realizar varias estaciones para estabilizar el
voltaje, entre estación y estación se generan unos Bola"Sistemas electrónicos digitales". E. Mandado. Ed.
ciertos desfases entre si debido al que ser Marcombo. (1998).
consumido una cierta cantidad de voltaje para el Bola"Fundamentos de sistemas digitales". Thomas L.
funcionamiento de las compuertas y al usar una Floyd. 7ª edición. Ed. Prentice–Hall. (2000).
configuración tipo cascada con compuertas NOT,
estas se convierten a su vez en una compuerta
YES que garantiza un voltaje de salida estable a
lo cual esto genera a su vez un retardo para
conseguir este resultado, de modo que en cada
estación se generan retardos entre entrada y
salida de cada estación y al ser sumadas se
genera un desfase total a la salida.

V. CONCLUSIONES

 En la práctica se observó que la


compuerta al tener un mayor número de
entradas mayor va a ser su tiempo de
retraso, y de igual manera, sucede para

También podría gustarte