Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Abril, 2010
Agenda de trabajo:
2,4V
2V
Indefinido No permitido
0,8V
0 Lógico (BAJO) VIL 0,4V
0 Lógico (BAJO) VOL
0V 0V
TERMINOLOGÍA USADA EN LOS CIRCUITOS DIGITALES
VO VI
IO II
Niveles Lógicos ENTRADA SALIDA
TTL BAJO 0 - 0,8V 0 - 0,4V
Entrada Salida
VCC= 5V VCC= 5V
VOHmín= 2,4V
VIHmín= 2V
Indefinido
VILmáx= 0,8V
0 Lógico (BAJO) VIL VOLmáx= 0,4V
0 Lógico (BAJO) VOL
0V 0V
Diseño de una NAND TTL:
NAND TTL
Salida en estado alto ( 1 lógico)
Al menos una entrada está a nivel bajo. La unión B-E de Q1 conduce, por lo que
la tensión de base de Q1 es de 0.2+0.7=0.9V, lo que es insuficiente para que Q2,
Q3 y el diodo B-C de Q1 conduzcan. Por lo tanto Q2 y Q3 quedan cortados. Y
la tensión de salida Vs es aproximada a:
NAND TTL
FAMILIAS TTL
74
FAMILIA TTL 74 74L 74H 74LS 74AS 74ALS 74F
S
Parámetros de funcionamiento
Retraso de propagación típico (ns) 9 33 6 3 9 1.6 5 3
12
Máxima frecuencia de reloj (MHz) 35 3 50 45 200 70 100
5
VILmáx (V) 0.8 0.7 0.8 0.8 0.8 0.8 0.8 0.8
¿Qué es el ruido en los circuitos digitales?
Son perturbaciones
transitorias indeseadas que se
producen en los niveles lógicos de
los circuitos, debido a causas
internas o externas. Entre las
diferentes causas tenemos:
ENTRADA SALIDA
BAJO 0 - 0,8V 0 - 0,4V
ALTO 2 - 5V 2,4 – 5 V
VCC= 5V
Entrada Salida VCC= 5V
VOHmín= 2,4V
VNH
VIHmín= 2V
Indefinido
VILmáx= 0,8V VNL
VIL 0 Lógico (BAJO) VOLmáx= 0,4V
0V 0 Lógico (BAJO) VOL
0V
Caso ideal de
conmutación en
tiempo cero
ALTO
VIHmín
Tiempos de
transición reales
VILmáx
BAJO tr tf
Modelado de los
tiempos de
transición
tr tf
Tiempo Tiempo
de ascenso de descenso
Retraso de propagación (tp )
Es el promedio de la demora en el tiempo de transición para que un cambio en la señal de
entrada produzca un cambio en la señal de salida.
VENTRADA
VSALIDA
Parámetros de funcionamiento
Retraso de propagación típico (ns) 9 33 6 3 9 1.6 5 3
VILmáx (V) 0.8 0.7 0.8 0.8 0.8 0.8 0.8 0.8
.
Factor de carga de salida
(Fan-Out)
Es el numero máximo de entradas que una salida puede excitar, permaneciendo los niveles
dentro de los valores garantizados. El fan-out depende, por tanto, de la corriente que puede dar
la salida y de la corriente que absorben las entradas; la suma de todas las corrientes de las
entradas tiene que ser, como máximo igual a la máxima corriente que puede dar a la salida. De
una forma general se puede expresar:
IIxmáx
x: { L,H }
IOLmáx -IILmáx
En este caso la salida de la
-IILmáx compuerta de manejo se
Salida comporta como un drenaje de
Drenaje -IILmáx corriente para cada una de las
de Corriente entradas de las compuertas de
carga.
..
-IILmáx . -IILmáx> 0
IOLmáx>0
Fan-Out Bajo= | IOLmáx / IILmáx |
Carga Unitaria
de estado bajo
Factor de carga de salida de nivel alto
(Fan-Out Alto)
Compuerta de Manejo Compuertas de Carga
- IOHmáx IIHmáx
En este caso la salida de la
IIHmáx compuerta de manejo se
Salida comporta como una fuente de
Fuente IIHmáx corriente para cada una de las
de Corriente entradas de las compuertas de
carga.
..
IIHmáx . -IIHmáx> 0
IOHmáx>0
Fan-Out Alto= | IOHmáx / IIHmáx |
Carga Unitaria
de estado alto
Cálculo del Factor de carga de salida
(Fan-Out)
Fan-Out Bajo= | IOLmáx / IILmáx | Fan-Out Alto= | IOHmáx / IIHmáx |
ON
IILmáx IILmáx
Salida
Compuerta
de Manejo
-IOH Entradas de Compuerta de Carga
+
OFF VOH< VOHmín
-
2,4V
Salida como
Fuente
de Corriente
¿Qué sucede si carga una salida con
más de su capacidad?
3. El tiempo de propagación de la entrada a la salida puede incrementarse más allá de su valor máximo.
4. Los tiempos de ascenso y descenso de las transiciones de BAJO a ALTO y de ALTO a BAJO, pueden
incrementarse más allá de sus valores máximos.
5. La temperatura de operación del dispositivo puede incrementarse, con lo que se reduce la confiabilidad del
dispositivo y a la larga ocasionar su falla.
Mientras la salida esta estable.
Depende de:
•Corriente que consume el circuito
en condiciones estáticas
•Voltaje de alimentación
•Voltaje de alimentación.
DISIPACIÓN DE POTENCIA
LECTURA
Teniendo presente que los niveles de tensión de entrada y salida de los circuitos
digitales pueden adoptar dos valores perfectamente definidos (L o H) y la
disipación de potencia para cada uno de estos dos estados es diferente, la
disipación de potencia en circuitos digitales se define bajo las
condiciones de un ciclo de trabajo del 50 %; es decir, trabajando en un
régimen en que la mitad del tiempo hay niveles bajos y la otra mitad niveles altos.
Cuanto menor sea el consumo por puerta lógica, para una determinada
tecnología de fabricación, mayor será el número de puertas que se
podrán integrar sobre un mismo chip sin superar los límites de disipación del
sustrato del mismo. De ahí la importancia, para altas densidades de integración, de
que la disipación de potencia sea lo menor posible.
Parámetros de funcionamiento
Retraso de propagación típico (ns) 9 33 6 3 9 1.6 5 3
VILmáx (V) 0.8 0.7 0.8 0.8 0.8 0.8 0.8 0.8
SN74LS00
FAMILIAS TTL
Una familia lógica se puede definir como la estructura básica
a partir de la cual se pueden construir las puertas lógicas.
(estándar)
TTL-F
TTL-H
FAMILIAS TTL
Familia 74
H TTL de alta velocidad
S TTL Schottky
LS TTL Schottky de bajo consumo de potencia
(Estándar)
AS TTL Schottky avanzada
ALS TTL avanzada Schottky de bajo consumo de potencia
F TTL Fast
No se usa en la actualidad
(estándar)
TTL-F
TTL-H
FAMILIAS TTL
Familia 74L
H TTL de alta velocidad
S TTL Schottky
LS TTL Schottky de bajo consumo de potencia
AS TTL Schottky avanzada
ALS TTL avanzada Schottky de bajo consumo de potencia
(LOW POWER)
F TTL Fast Se desarrolló para
proporcionar una versión de
bajo consumo de potencia, al
precio de un mayor retraso de
propagación.
(estándar)
TTL-F
TTL-H
FAMILIAS TTL
Familia 74H
H TTL de alta velocidad
S TTL Schottky
LS TTL Schottky de bajo consumo de potencia
AS TTL Schottky avanzada
ALS TTL avanzada Schottky de bajo consumo de potencia
F TTL Fast Se desarrolló para
proporcionar una versión de
alta velocidad, pero con una
notable disipación de potencia.
(estándar)
TTL-F
TTL-H
FAMILIAS TTL
Familia 74S
H TTL de alta velocidad
S TTL Schottky
LS TTL Schottky de bajo consumo de potencia
AS TTL Schottky avanzada
ALS TTL avanzada Schottky de bajo consumo de potencia
(SCHOTTKY)
F TTL Fast Disminuye el retraso de
propagación, mejorando aun
más la velocidad
(estándar)
TTL-F
TTL-H
FAMILIAS TTL
Familia 74LS
H TTL de alta velocidad
S TTL Schottky
LS TTL Schottky de bajo consumo de potencia
AS TTL Schottky avanzada (LOW POWER
ALS TTL avanzada Schottky de bajo consumo de potencia
SCHOTTKY)
F TTL Fast Es una versión mejorada de la
74S, con un menor consumo
de potencia, pero con menor
velocidad
(estándar)
TTL-F
TTL-H
FAMILIAS TTL
Familia 74AS
H TTL de alta velocidad
S TTL Schottky
LS TTL Schottky de bajo consumo de potencia
AS TTL Schottky avanzada (ADVANCED
ALS TTL avanzada Schottky de bajo consumo de potencia
F TTL Fast
SCHOTTKY)
Proporciona un mejora
considerable en velocidad
sobre la 74S, con un
requerimiento de potencia
mucho menor.
(estándar)
TTL-F
TTL-H
FAMILIAS TTL
Familia 74ALS
H TTL de alta velocidad
S TTL Schottky
LS TTL Schottky de bajo consumo de potencia
AS TTL Schottky avanzada (ADVANCED LOW POWER SCHOTTKY)
ALS TTL avanzada Schottky de bajo consumo de potencia
F TTL Fast
Ofrece mejoras sobre la 74LS
tanto en velocidad como en
disipación de potencia.
(estándar)
TTL-F
TTL-H
FAMILIAS TTL
Familia 74F
L TTL de bajo consumo de potencia
H TTL de alta velocidad
S TTL Schottky
LS TTL Schottky de bajo consumo de potencia (TTL FAST)
AS TTL Schottky avanzada
ALS TTL avanzada Schottky de bajo consumo de potencia Es la más nueva, utiliza una nueva
F TTL Fast
técnica de fabricación de
circuito integrado para reducir las
capacitancias interdispositivos a fin de
lograr demoras
reducidas en la propagación.
(estándar)
TTL-F
TTL-H