Está en la página 1de 54

Radioelectrónica I

4.- Sintetizadores de Frecuencia


Profesor
MSc. Ing. José Ángel Amador Fundora
Departamento de Telecomunicaciones
Facultad de Ingeniería Eléctrica
CUJAE, La Habana, Cuba
Oct 2011
Sumario

- Definición, características
- Métodos de síntesis
- Sintetizador con PLL
- Sintetizador con prescaler de doble módulo

2
Bibliografía

- “Communications Receivers: Principles and Design” Ulrich


L. Rohde, Jerry C. Whitaker, T.T.N Bucher, Cap. 7, 7.1, 7.2,
7.3.1, 7.4.2, pp 319 – 321, 329 – 334, 341 – 344.

3
Definición y características

Un sintetizador de frecuencias es un
dispositivo capaz de generar un gran numero
de frecuencias.
Al realizar la caracterización de un
sintetizador de frecuencias de RF se deben
especificar por lo menos las siguientes
características

4
Definición y características

1. Intervalo de frecuencias
2. Resolución – Es el cambio de frecuencia
más pequeño obtenible.
3. Tiempo de establecimiento (settling time).
Es el tiempo que transcurre desde que se
ordena un cambio de frecuencia hasta que
se obtiene ésta a la salida de forma de
forma estable.

5
Definición y características

4. Pureza espectral (armónicas, ruido de


fase, ruidos de banda ancha, etc.)
5. Exactitud.
Es la diferencia entre la frecuencia
mostrada y la generada en realidad.
4. Estabilidad de frecuencia.

6
Métodos de síntesis

Síntesis analógica directa:

Emplea mezclas múltiples y filtrado para


obtener las frecuencias a partir de una o
varias referencias (osciladores) a cristal de
cuarzo mediante mezclas, multiplicación y
división de frecuencias.

7
Métodos de síntesis

Inconveniente severo: la estabilidad, exactitud y


repetibilidad de la frecuencia resultan comprometidas
con el aumento de la complejidad.
El nivel de los ruidos también se incrementa
8
Métodos de síntesis

La síntesis analógica directa plantea muy altas


exigencias a los filtros para poder cumplir con los
requisitos de pureza espectral establecidos y
suprimir los productos de mezcla no deseados a la
salida 9
Métodos de síntesis
Síntesis digital directa:

La salida se obtiene a partir de muestras


discretas de la señal de salida, generadas
artificialmente a partir de incrementos
discretos de fase de dicha señal, utilizando un
único reloj de pulsos de referencia y circuitería
electrónica digital.

10
Métodos de síntesis

11
Métodos de síntesis

De acuerdo al criterio de Nyquist, se puede (re)generar


una sinusoide con al menos dos muestras de la misma,
interpoladas mediante un filtro pasabajos.
12
Métodos de síntesis

Síntesis indirecta:

La referencia controla la frecuencia de salida


de un OCV mediante un PLL.

(Este es el objetivo de esta conferencia).

13
Métodos de síntesis

14
Métodos de síntesis

Varactores - Capacitores variables por voltaje

Oscilador controlado por voltaje


15
Métodos de síntesis

La síntesis digital directa permite una alta


velocidad de conmutación de frecuencias
(tiempo de establecimiento pequeño), y buena
pureza espectral.

En la síntesis indirecta se obtienen


velocidades moderadas de conmutación de
frecuencias, y un compromiso entre la pureza
espectral y la respuesta transitoria.

16
PLL

f f νe
1 0

17
PLL Simple

Un PLL consta de un oscilador controlado por


voltaje, un detector de fase y un filtro pasabajos.

Una solución semejante se emplea en el


circuito de sincronización horizontal de los
televisores con TRC
18
PLL Simple

Cuando el lazo se engancha y estabiliza, el voltaje


de error se hace constante, con lo que la
diferencia de fase entre f0 y f1 se hace
constante.
Esto hace que ambas frecuencias sean iguales.
Pero solo repetir f0 aún no resulta muy útil.
Veamos como podemos lograr alguna solución
más conveniente para obtener nuevas frecuencias.

19
PLL con divisor programable

f1max limitada por la


tecnología del divisor

Si se introduce un divisor programable entre


la salida del OCV y el detector de fase se
habrá logrado algo más útil, pues se hace
posible que f1 pueda tomar el valor de
algunos múltiplos enteros de fREF.
20
PLL con divisor programable

La referencia usualmente se obtiene de una


fuente muy estable, al menos un oscilador
controlado por cuarzo.
En algunos casos de suma precisión, esta
referencia podrá ser tomada de un patrón
atómico primario o sincronizada a una
referencia de escala horaria de un GPS.

21
PLL con divisor programable

De esta forma será posible lograr que


f1 = N fREF.
El total de frecuencias posibles dependerá de
la cantidad de valores que pueda tomar N
También dependerá, obviamente, del intervalo
de sintonía del OCV, que permita mantener el
enganche de fase del lazo. Fuera de estos
límites, esta solución no funcionará, aunque el
divisor permita lograr otros valores de N.

22
PLL con divisor programable
1
f osc =
2π LCnodal

23
PLL con divisor programable

La cantidad total de frecuencias discretas


posibles vendrá dada por:
# frecuencias = Nmax – Nmin + 1
La resolución (el valor del salto de frecuencia
entre canales) será igual al valor de la
frecuencia de referencia.

24
PLL con divisor programable

El filtro de lazo (pasabajos) elimina las


componentes de alta frecuencia presentes a la
salida del detector de fase, determina el
intervalo de captura, el ancho de banda, el
tiempo de establecimiento y la respuesta
transitoria.

25
PLL con divisor programable

Si se procura una resolución mayor, disminuyendo


la frecuencia de referencia, también deberá
modificarse la frecuencia de corte del filtro
pasabajos, y esto afecta todos los parámetros del
PLL, de una forma u otra.
Por ejemplo, una frecuencia de corte más baja del
filtro del lazo mejora la pureza espectral en el
entorno cercano a la frecuencia de trabajo del
OCV, pero aumenta el tiempo requerido para
establecer el enganche al cambiar a una nueva
frecuencia.
26
PLL con divisor programable

El diseño del filtro del lazo siempre genera


soluciones de compromiso, particularmente
cuando se emplean divisores de módulo variable,
por lo que se hacen necesarios criterios claros de
lo que se desea durante su diseño.

27
PLL con divisor programable
Una limitación del esquema anterior resulta de la
frecuencia más alta que acepta el divisor
programable, según su tecnología de construcción,
por lo que se hace necesario encontrar alguna
solución que permita lograr frecuencias superiores
de trabajo del OCV.
Una primera solución consiste en recurrir al empleo
de mezcladores que reduzcan la frecuencia de
entrada de los contadores mediante un proceso
heterodino, con lo que el espectro de salida del
OCV se traslada a una frecuencia inferior,
aceptable por el contador programable.
28
PLL incorporando mezclador

Mediante un oscilador heterodino y un mezclador:

(f1-fh) < fmax del divisor programable

29
Métodos de síntesis

De esta manera se hizo posible alcanzar


frecuencias superiores a las impuestas por las
limitaciones tecnológicas de la circuitería digital
existente en ese momento.
Este ha sido un límite deslizante en la medida que
se ha hecho mayor la velocidad de las diferentes
familias lógicas, y se ha podido disponer de
biestables más rápidos, aún con otras familias de
circuitos lógicos, como por ejemplo, la lógica
acoplada por emisor (ECL).

30
Métodos de síntesis
Así, empleando uno o más biestables de mayor
velocidad de respuesta, en cascada, entre el OCV
y el contador programable se hace posible reducir
en una determinada escala la frecuencia del OCV
para que pueda ser aceptada por dicho contador
programable, y alcanzar así frecuencias superiores
a las que anteriormente fueron el límite impuesto
por las limitaciones tecnológicas del contador
programable.
Este recurso ha dado lugar a lo que se conoce
como prescalers, construidos con lógica de mayor
velocidad que la del contador principal.
31
Métodos de síntesis

Con un divisor previo de módulo fijo:

Esta solución, más simple que el método heterodino, no


está exenta de peculiaridades propias.
32
Métodos de síntesis

Para obtener la misma resolución que en los casos


anteriores, fREF debe dividirse también por el mismo
factor M, lo que puede requerir el empleo de
frecuencias de referencia muy bajas
También hay que afectar la frecuencia de corte del
filtro, ya que los residuos a la salida del detector de
fase también serán de una frecuencia menor, por lo
que el tiempo de enganche aumenta, y también
resultan afectados otros parámetros.

33
Sintetizador con divisor de doble módulo
Es posible obtener una mejor solución mediante el
empleo de un prescaler de doble módulo con
diferencia de una unidad entre ambas razones de
división. Esto permite el empleo de frecuencias de
referencia semejantes a la resolución deseada,
superiores a las empleadas con módulo fijo.
En la actualidad resulta común el empleo de
prescalers con razones de división 5 / 6, 8 / 9,
10 / 11, 32 / 33, 40 / 41, 80 / 81, etc.
Estos prescalers pueden obtenerse
comercialmente hasta frecuencias de unos 3 GHz.
34
Sintetizador con divisor de doble módulo

35
Sintetizador con divisor de doble módulo

Sea el caso de un prescaler 10/11. El contador


programable decreciente A cuenta las unidades, y
el contador M las decenas.
Si el número cargado en A es mayor que cero, el
prescaler comienza a dividir por P+1 al inicio del
ciclo.
La salida de este contador sirve de reloj para los
contadores A y M.

36
Sintetizador con divisor de doble módulo

Cuando el conteo de A llega a cero, se detiene el


conteo de este, y pone al prescaler a dividir entre P.
Ahora solo M (el contador principal) cuenta, y
cuando llega a su máximo valor, resetea a los
contadores A y M y se repite el ciclo.
Esta cadena divisora divide por la siguiente razón:

(M-A) P + A(P+1) = MP + A

37
Sintetizador con divisor de doble módulo

Por tanto, fOSC = (MP +A) fREF. El espaciado entre


canales será igual al valor de la frecuencia de
referencia.
Este es el mismo espaciado entre canales que se
obtendría en el caso sin prescaler.

38
Sintetizador con divisor de doble módulo

Para que este sistema funcione, el contador A


debe de llegar a cero antes de que lo haga el
contador M, de lo contrario el prescaler se
quedaría siempre en el estado P+1.
Existe un valor de M mínimo para evitar incurrir en
este problema.

39
Sintetizador con divisor de doble módulo

El contador A debe contar todos los valores


posibles hasta P-1, si se desea lograr todas las
relaciones de división posibles.
Por tanto, A máximo será igual a P-1.
Entonces M mínimo es igual a P, para que se
cumpla M > A.

40
Sintetizador con divisor de doble módulo
La cadena divisora divide entre MP+A, por ende, la
mínima relación de división posible es:

Dmin = Mmin (P + A min ) = P(P + 0) = P 2

Por ejemplo, con un prescaler 10/11, la relación de


división mínima es 100.
Esto impone tomar en cuenta este nuevo límite en
las opciones de diseño.

41
Sintetizador con divisor de doble módulo

Como desventajas de esta técnica se puede citar


la necesidad de usar un contador adicional A
bastante rápido, y que M tiene un valor mínimo.
Ninguna de estas restricciones constituye un
problema insuperable en la práctica.

42
Sintetizador con divisor de doble módulo

A continuación se muestra un ejemplo tomado de la


página 342 del libro “Communications Receivers”.
El intervalo de frecuencias a cubrir está entre
148.0 MHz (canal 0) y 168.0 MHz (canal 800) en
saltos de 25 kHz (lo que es equivalente a una
resolución igual). Se emplea un prescaler 10/11.

43
Sintetizador con divisor de doble módulo
f0min 148⋅10 6
Dmin = fref
= 25⋅10 3
= 5920
f0max 168⋅10 6
Dmax = fref
= 25⋅10 3
= 6720
La cantidad total de canales será:
Dmax − Dmin + 1 = 6720 − 5920 + 1 = 801 canales

D = MP + A donde P = 10 y 0 ≤ A ≤ 9
Obsérvese la tabla a continuación:

44
Sintetizador con divisor de doble módulo
Canal D M A Frecuencia

000 5920 592 0 148.000


001 5921 592 1 148.025
002 5922 592 2 148.050
- - - - -
009 5929 592 9 148.225
010 5930 593 0 148.250
011 5931 593 1 148.275
- - - - -
573 6493 649 3 162.325
- - - - -
799 6719 671 9 167.975
800 6720 672 0 168.000

45
Sintetizador con divisor de doble módulo
De esto se puede derivar lo siguiente:
Obsérvese que el valor de M es la suma de 592 y los dos
dígitos más significativos del número del canal, y que A
corresponde al dígito menos significativo.
Por ejemplo, para el canal 573:

A = 3 Ultimo dígito del canal


D = MP + A = 649 x 10 + 3 = 6943

f0 = D fref = 6493 ⋅ 25 ⋅ 10 3 = 162.325 MHz

46
Sintetizador con divisor de doble módulo
Es posible verificar esta frecuencia notando que
debe ser 573 fREF por encima del canal 0.

El diagrama esquemático del sintetizador puede


verse en la fig 7.18 de la pag. 340, aunque la
entrada de frecuencia de referencia en este
caso será de 25 kHz y no de 200 kHz.

47
Sintetizador con divisor de doble módulo

48
Conclusiones

Los sintetizadores indirectos, empleando PLL han


permitido la generación de múltiples frecuencias
con un alto grado de estabilidad y repetibilidad
empleando una única frecuencia de referencia
La solución empleando mezcladores puede tener
algunas ventajas comparada con el empleo de
prescalers, pero la solución puede ser más
compleja circuitalmente, y requiere el empleo de un
oscilador heterodino adicional, que puede
comprometer la exactitud de la frecuencia
generada y complica los ajustes.
49
Conclusiones

No obstante, esta solución sigue siendo válida en


frecuencias superiores a las que puede trabajar la
circuitería digital existente en la actualidad, por
ejemplo, en frecuencias superiores a unos 3 GHz.
Actualmente existe una tendencia marcada en el
diseño de equipos de altas prestaciones al empleo
de una única frecuencia de referencia de la que
se deriven las frecuencias necesarias para realizar
diferentes procesos internos.

50
Conclusiones

Aunque complica el diseño, esto permite minimizar


las fuentes de error y dedicar atención preferente a
dicha fuente de frecuencia de referencia para
obtener las más altas prestaciones.
También simplifica la sincronización a fuentes
externas de altísima estabilidad, como patrones
atómicos y referencias derivadas de receptores del
sistema de navegación GPS u otros similares, que
también se derivan de patrones atómicos de
referencia.

51
Conclusiones

En la actualidad este recurso se emplea en


transmisores de radiodifusión, en particular,
de difusión digital, lo que permite su
sincronización para formar redes de
radiodifusión de frecuencia única, lo que
puede incrementar significativamente el área
de cobertura y a la vez reducir el ancho de
banda ocupado en el espectro radioeléctrico.

52
Trabajo independiente

Diseñe un sintetizador para ser empleado en un receptor de


FM de 87.7 a 107.9 MHz, con canales cada 200 kHz. La
conversión es supradina y la frecuencia intermedia
10.7 MHz (f OL = f RF + f FI).
El oscilador de referencia es de 6.4 MHz, y el contador
programable acepta valores de N entre 1 y 1000, a una
frecuencia máxima de 30 MHz.
FIN

También podría gustarte