Está en la página 1de 11

Parcial - Escenario 4

Fecha límite 24 sep en 23:59 Puntos 75 Preguntas 15 Disponible 21 sep en 0:00-24 sep en 23:59 4 días

Tiempo límite 90 minutos

Historial de intentos

Intento Tiempo Puntaje


ÚLTIMO Intento 1 76 minutos 40 de 75

 Las respuestas correctas estarán disponibles del 24 sep en 23:59 al 25 sep en 23:55.

Calificación para esta evaluación: 40 de 75


Presentado 24 sep en 20:02
Este intento tuvo una duración de 76 minutos.

Pregunta 1 5 / 5 ptos.

Los circuitos combinacionales se pueden representar de acuerdo a la siguiente


figura.

En esta se puede ver la relación entre entradas y salidas, así como la


realimentación de las salidas en las entradas, que es posible en un circuito de
este tipo.

Se está diseñando un sistema digital utilizando lógica combinacional, para lo


cual le hacen entrega de un listado de requerimientos. De acuerdo con el
siguiente listado, ¿cuál de los siguientes requerimientos no es realizable
mediante lógica combinacional?

Si el usuario cambia la dirección de selección, se deberá guardar la información


disponible en el bus de datos hasta que oprima nuevamente el ENABLE, mediante
una realimentación de la salida a la entrada
La información que hay en los diferentes puertos de entrada se deberá poder
dirigir hacia un bus de datos, seleccionando la dirección respectiva del puerto y un
ENABLE.

La información que llegue a la tarjeta de visualización, deberá convertirse a un


código adecuado para ser mostrada en una matriz de LEDs.

La información dispuesta en el bus de datos se podrá direccionar hacia las


diferentes tarjetas internas del sistema digital.

Pregunta 2 5 / 5 ptos.

El complemento a 2 es un método muy utilizado en los circuitos aritméticos,


particularmente cuando se requiere hacer resta o manejar números con signo.

En un circuito restador, el complemento a 2 se implementa:

Negando las dos entradas a sumar y agregando un 1 desde el acarreo de entrada.

Sumando un número más el complemento a 1 del otro, con acarreo de entrada de


1

Negando el resultado obtenido de la suma de los dos números y luego sumando 1.

Mediante inversores, se obtiene el complemento a 2 y se suma con otro número,


sin acarreo.

Incorrecto Pregunta 3 0 / 5 ptos.

Los mapas de Karnaugh constituyen un método gráfico que facilita la


simplificación de expresiones booleanas. Este método parte de las expresiones
estándar (Suma de Productos o Producto de Sumas) y permite generar las
expresiones más simplificadas posibles (expresiones mínimas). Dado el
siguiente mapa de Karnaugh:

Uno de los siguientes enunciados no es correcto:

La expresión de Producto De Sumas es

La expresión completa es

La expresión Suma De Productos es

La expresión mínima está dada por

Incorrecto Pregunta 4 0 / 5 ptos.

La agrupación de datos en un mapa de Karnaugh se debe hacer siempre en


potencias de 2, desde 1 hasta 2n, siendo n el número de variables. Cuando se
tiene un mapa de Karnaugh de 4 variables, es posible entonces agrupar de a 1,
2, 4, 8 y 16 datos. Dados los siguientes mapas de Karnaugh:

Es posible afirmar entonces que:

Los dos mapas permiten permiten resolver problemas completamente opuestos.

La expresión resultante de ambos es equivalente y puede simplificarse como:

El circuito de la derecha retorna la expresión

El circuito de la izquierda retorna la expresión


Incorrecto Pregunta 5 0 / 5 ptos.

Muchos de los elementos que funcionan de manera “automática” en nuestro


entorno están conformados por circuitos lógicos. Ejemplo de ellos son los
semáforos, los ascensores, el control de acceso de parqueaderos y sistemas de
transporte.

En un ascensor, por ejemplo, cuando un usuario escoje uno de los pisos a los
que desea ir, es necesario convertir el botón ingresado a un código binario que la
tarjeta de control pueda reconocer. Esta es una tarea de:

Codificación, de varias entradas a un valor binario

Decodificación, de varias entradas a un valor binario.

Codificación, de una entrada a varias salidas.

Decodificación, de una entrada a varias salidas.

Pregunta 6 5 / 5 ptos.

La combinación de compuertas lógicas permite obtener nuevas compuertas


compuestas, tal es el caso de las compuertas NAND, NOR, XOR y XNOR.
Dependiendo del problema, es posible escoger una combinación de compuertas
que faciliten la solución del mismo.

Las puertas de un vagón de tren cuentan con sensores que permiten verificar si
una persona u objeto las obstruyen. Cada uno de estos sensores funcionan de la
siguiente manera:

Hay un emisor de luz infrarroja en un extremo y un receptor en el otro.


Si el espacio está vacío, el receptor recibe la luz infrarroja que cruza de un
extremo a otro y se genera una señal en ALTO.
Cuando algo interrumpe el paso de la luz, el sensor no la detecta y genera
una señal en BAJO.

Se desea que cuando el conductor del tren mande la señal para cerrar puertas,
el sistema detecte si hay obstrucciones. De ser así, se activa una señal de
alarma (Que requiere un nivel ALTO para encenderse).

De acuerdo al montaje descrito, usted propondría:


Usar la lógica de una XOR, para detectar que las diferentes puertas estén o no
obstruidas.

Utilizar lógica inversa, con una compuerta negativa-AND.

Utilizar una compuerta AND, que detecte cuando todas las señales estén en
ALTO.

Hacer el montaje con una compuerta NAND, para tener una salida en bajo si no
hay obstrucciones.

Incorrecto Pregunta 7 0 / 5 ptos.

El uso de la lógica booleana tiene aplicaciones más allá de los circuitos digitales,
por ejemplo cuando nos encontramos con situaciones que requieren la toma de
decisiones y el uso de condicionales.

Una mamá le dice a su hijo: “Vamos a comer postre, puedes escoger entre
helado o brownie, pero no puedes comer los dos al tiempo”. Obviamente no
comer postre no es una opción en este caso.

Si usted tuviera que trasladar esta situación a un circuito digital utilizando


compuertas lógicas, usaría:

Una compuerta OR, porque si el niño come un postre o el otro estaría cumpliendo
con la condición.

Una compuerta NAND, pues la mamá le dice que no puede comer dos cosas a la
vez.

Una compuerta XOR, pues es la que se activa únicamente cuando las dos
entradas son diferentes

Una compuerta XNOR, que permite simluar la situación en la que se debe cumplir
una o la otra únicamente.
Pregunta 8 5 / 5 ptos.

Un programa de computador hace uso de apuntadores para almacenar las


direcciones en memoria de variables, estructura, funciones, entre otros. Dichas
direcciones son mostradas normalmente en formato hexadecimal. Al leer dos
direcciones en memoria, el computador le entrega la siguiente información
AA2C02FF y AA2C0300. Se puede decir que las dos direcciones:

Son contiguas y tienen una extensión de 4 bits.

Lejanas, puesto que los números menos significativos 02FF y 0300 muestran que
hay muchas posiciones de separación entre los datos. Su longitud es de 64 bits.

Contiguas, con una extensión de 32 bits

Se pueden representar en binario como: 101101 010110 000010 111111 y 101101


010110 000011 000000.

Pregunta 9 5 / 5 ptos.

Todos los circuitos combinacionales vistos hasta ahora pueden ser


representados mediante sus tablas de verdad.

De acuerdo con la siguiente tabla de verdad (A y B son entradas, Y2-Y1-Y0


salidas):

Es posible afirmar que:

La salida Y2 se puede implementar con una XOR.

El circuito funciona como un comparador, con sus tres salidas características


El circuito es un sumador con acarreo.

El circuito es un conversor de código, de binario a BCD.

B y Y0: A<B.

Incorrecto Pregunta 10 0 / 5 ptos.

Los teoremas de De Morgan y el álgebra booleana permiten reducir expresiones


booleanas complejas. Esto a su vez permite utilizar el mínimo posible de
compuertas en un circuito digital. La siguiente expresión:

Utilizando los teoremas de De Morgan:

Incorrecto Pregunta 11 0 / 5 ptos.

Los multiplexores, además de ser usados para la selección de datos, pueden


funcionar como generadores de funciones lógicas. Partiendo de una tabla de
verdad, se seleccionan los mintérminos y se ponen a un nivel de voltaje ALTO.
Las demás entradas se ponen en bajo. De esta manera, al poner en las entradas
de selección la combinación adecuada, se puede ver el resultado en la salida.

Para el siguiente circuito (asumiendo que las entradas y salidas están


numeradas de arriba abajo):
¿Qué valor hay en las salidas?

Y0 está en 1 y Y1 está en 0.

Y0 está en 0 y Y1 está en 1

Y0 está en 1 y Y1 está en 1.

Y0 está en 0 y Y1 está en 0.

Pregunta 12 5 / 5 ptos.

Una expresión “suma de productos” (SOP, sum of products) está conformada por
varios términos productos (multiplicación booleana) de literales (variable
afirmada o negada) que se agrupan en una suma booleana. Dada la siguiente
tabla de verdad:

Es posible afirmar que la “suma de productos” asociada es:

La conformada por la expresión

La que contiene los mintérminos


La que contiene los maxtérminos M0, M3, M5 y M7

Igual a los términos

Pregunta 13 5 / 5 ptos.

La paridad es un método de detección de errores muy utilizado, debido a la


facilidad de su implementación. Tanto el emisor como el receptor deben estar de
acuerdo en cuanto al método de detección para poder verificar que la
información sea recibida correctamente.

Con el fin de recibir un mensaje utilizando el método de paridad impar, se debe


verificar si un circuito digital está diseñado para funcionar con el protocolo del
emisor. Usted tiene conocimiento que el circuito implementado en el receptor es
el siguiente:

Sabiendo que la salida de ERROR se debe activar cuando haya un error en la


paridad, usted deberá entonces:

Cambiar la compuerta XNOR por una XOR, de tal manera que el bit de paridad no
active la salida de error.

Se deben cambiar todas las compuertas a XNOR.

Modificar el circuito, pues este no es detector de paridad, sino generador de


paridad.

El circuito está bien, así como está montado, pues detecta la paridad impar

Pregunta 14 5 / 5 ptos.
Usted está diseñando un sistema para operaciones entre números booleanos de
4 bits. Sin embargo, no está seguro de si el resultado que entrega su circuito es
correcto. Dados los números sin signo A: 1100 y B: 1001, el sistema debería
retornar los valores:

01010 para la suma, 1100 para la resta y 0010011 para la multiplicación

No se pueden realizar las operaciones, pues los números no tienen signo

0011 para la suma, 10101 para la resta y 1100110 para la multiplicación

10101 para la suma, 0011 para la resta y 1101100 para la multiplicación

Incorrecto Pregunta 15 0 / 5 ptos.

Un sistema de control cuenta con un sensor de temperatura que se utilizará para


medir dicha variable en el tiempo. La señal de los sensores es un valor de voltaje
y tiene la siguiente forma:

De acuerdo con la información recibida por los sensores, es posible afirmar que:

La señal es digital, pero requiere que se baje su nivel entre 0 y 1 voltio para usarla
como binario.
Como la señal tiene un voltaje mayor a 1,5 voltios y menor a 5 voltios, es
compatible con la tecnología TTL.

La señal es analógica y requiere ser procesada para utilizarla en un circuito digital

La señal es de tipo digital y puede ser usada en un circuito TTL.

Calificación de la evaluación: 40 de 75