Está en la página 1de 2

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

FACULTAD DE INGENIERÍA ELECTRÓNICA

LABORATORIO DE SISTEMAS DIGITALES

TEMA: Síntesis de Circuitos Secuenciales Síncronos – Reconocedores


de Secuencias
PROFESOR: Guillermo Tejada Muñoz

I. OBJETIVO

 Diseñar y comprobar el funcionamiento de un circuito secuencial síncrono


que detecta una secuencia de bits.

II. MATERIALES Y EQUIPOS

 (1) Protoboard, varios cables de conexión


 Flip Flops tipo JK (cantidad según diseño).
 Puertas Lógicas (tipo y cantidad según diseño)
 (4) LEDs,
 Resistores (cantidad y valor según diseño)
 (1) Osciloscopio
 (1) Fuente de Alimentación
 (1) Multímetro

III. CONOCIMIENTOS PREVIOS (Se evaluará por escrito)

1. Diseñar un circuito síncrono con FF tipo JK, en donde por cada paquete de
tres bits de unos lógicos se genere en la salida uno (1) lógico. Mostrar el
modelo del circuito en Moore e implementarlo. Ejemplo:

Secuencia en X = 0 1 1 1 0 1 1 1 1 1 1
Salida Z = 0 0 0 1 0 0 0 1 0 0 1

IV. PARTE EXPERIMENTAL

1. Implementar el circuito diseñado en el punto 1 del Cuestionario Previo,


como se indica en la figura 1 y llenar la tabla I.

V. INDICACIONES PARA EL INFORME FINAL

Presentar de acuerdo a lo indicado en la Guía para “Formato de Informes de


Experimentos Realizados en Cursos de Laboratorio” distribuido por el profesor
oportunamente.

Lab. SD-UNMSM-FIE-Prof: Guillermo Tejada M. 1


TABLA I
VERIFICACIÓN DEL FUNCIONAMIENTO DEL CIRCUITO

Entrada (X) 1 0 1 1 1 0 1 1 1 1 1 1
Clock 1 1 1 1 1 1 1 1 1 1 1 1
(Flanco 0 0 0 0 0 0 0 0 0 0 0 0
Negativo)
Estado Actual
Salida

Lab. SD-UNMSM-FIE-Prof: Guillermo Tejada M. 2

También podría gustarte