Está en la página 1de 30

Laboratorio N° 01:

“Funciones Lógicas: Fundamentos”

1. OBJETIVO:

Implementar y comprobar las funciones lógicas a nivel de interruptores electro


mecánicos.
Verificar que los transistores BJT y MOSFET son los elementos la base para
la implementación de las funciones lógicas en la electrónica digital.
Utilizando el programa de simulación PROTEUS, implementar las funciones
lógicas básicas a nivel de los conmutadores y transistores, reforzando sus
fundamentos de operación.

2. REVISIÓN TEÓRICA

Los estudiantes deberán repasar:


Las características de operación de un relé.
La operación del Transistor BJT como interruptor electrónico.
La operación del Transistor MOSFET como interruptor electrónico.

3. DESARROLLO DE LA PRÁCTICA

3.1. Manejo de relés

 Implemente en Proteus ISIS, el circuito de la figura siguiente. Observe que


la lámpara está conectado con el interruptor NA (normalmente abierto) del
relé.

 Manipule el estado del interruptor SW y observe el comportamiento del relé


y la lámpara, para completar los datos de la tabla siguiente.
Control SW1 Estado de Relé Estado de Lámpara

OFF OFF APAGADO

ON ON ENCENDIDO

 Ahora, desconecte la lámpara de NA y conectar a NC (normalmente


cerrado), manipule el estado del interruptor SW, observe el comportamiento
del relé y la lámpara para completar los datos de la tabla siguiente.
Control SW1 Estado de Relé Estado de Lámpara

OFF ON ENCENDIDO

ON OFF APAGADO

Anote sus observaciones:


 En el primer circuito la lámpara enciende con el switch en OFF, mientras en
el segundo lo hace con el switch en ON.

3.2. Circuitos Lógicos a nivel de conmutadores físicos


A. Circuito lógico AND:

 Implemente en Proteus ISIS, el circuito de la figura siguiente.

 Manipule el estado de los interruptores (SW-A y SW-B), observe y anote el


estado de la lámpara en la tabla siguiente.
Variables de control Respuesta

SW-A SW-B Estado de Lámpara

OFF OFF APAGADO

OFF ON APAGADO

ON OFF APAGADO

ON ON ENCENDIDO

B. Circuito lógico OR:


 Implemente en Proteus ISIS, el circuito de la figura siguiente.

 Manipule el estado de los interruptores (SW-A y SW-B), observe y anote el


estado de la lámpara en la tabla siguiente.
Variables de control Respuesta

SW-A SW-B Estado de Lámpara

OFF OFF APAGADO


OFF ON ENCENDIDO

ON OFF ENCENDIDO

ON ON ENCENDIDO

C. Circuito lógico NOT:


 Implemente en Proteus ISIS, el circuito de la figura siguiente.

 Manipule el estado del interruptor (SW-A), observe y anote el estado de la


lámpara en la tabla siguiente.
Variable de control Respuesta

SW-A Estado de Lámpara

OFF ENCENDIDO

ON APAGADO

D. Circuito lógico NAND:


 Implemente en Proteus ISIS, el circuito de la figura siguiente.

 Manipule el estado de los interruptores (SW-A y SW-B), observe y anote el


estado de la lámpara en la tabla siguiente.
Variables de control Respuesta

SW-A SW-B Estado de Lámpara


OFF OFF ENCENDIDO

OFF ON ENCENDIDO

ON OFF ENCENDIDO
ON ON APAGADO

E. Circuito lógico NOR:


 Implemente en Proteus ISIS, el circuito de la figura siguiente.

 Manipule el estado de los interruptores (SW-A y SW-B), observe y anote el


estado de la lámpara en la tabla siguiente.
Variables de control Respuesta

SW-A SW-B Estado de Lámpara


OFF OFF ENCENDIDO
OFF ON APAGADO

ON OFF APAGADO

ON ON APAGADO

F. Circuito lógico XOR a nivel de conmutadores físicos:


 Implementar el circuito de la figura siguiente.

 Manipule el estado de los interruptores (SW-A y SW-B), observe y anote el


estado de la lámpara en la tabla siguiente.
Variables de control Respuesta

SW-A SW-B Estado de Lámpara


OFF OFF ENCENDIDO

OFF ON ENCENDIDO

ON OFF ENCENDIDO

ON ON APAGADO

G. Circuito lógico XNOR a nivel de conmutadores físicos:


 Implementar el circuito de la figura siguiente.
 Manipule el estado de los interruptores (SW-A y SW-B), observe y anote el
estado de la lámpara para completar los datos de la tabla.
Variables de control Respuesta

SW-A SW-B Estado de Lámpara


OFF OFF ENCENDIDO

OFF ON APAGADO

ON OFF APAGADO

ON ON ENCENDIDO

Anote sus observaciones:


 En estos circuitos se han cumplido los valores de las funciones según en
encendido y el apagado de la lámpara
 El encendido de la lámpara significaba un 1 en la función lógica y el
apagado un 0.
 La polarización de las fuentes de voltaje o corriente afectan el resultado de
la lámpara.
Anote sus conclusiones:
 Los switchs permiten el flujo o el corte de la corriente permitiendo que
encienda o no encienda la lámpara

3.3. Circuitos Lógicos a nivel de conmutadores electrónicos

A. Función lógica NOT a nivel de transistores MOSFET



 Implemente el circuito de la figura siguiente.

 Manipule el estado del interruptor SW1 y anote en la tabla el valor que mide
el voltímetro.
Variable de control Respuesta en Voltímetro

SW1 Medida en Voltios Estado lógico


0V (tierra) 5v 1

5V (fuente) 4.38v 0

B. Función lógica NAND a nivel de transistores MOSFET



 Implemente el circuito de la figura siguiente.

 Manipule el estado de los interruptores (SW2 y SW3) y anote en la tabla el


valor que mide el voltímetro.
Variables de control Respuesta en Voltímetro

SW2 SW3 Medida en Voltios Estado Lógico

0V (tierra) 0V (tierra) 5v 1

0V (tierra) 5V (fuente) 5v 1

5V (fuente) 0V (tierra) 5v 1

5V (fuente) 5V (fuente) 4.42v 0

C. Función lógica NOR a nivel de transistores MOSFET



 Implemente el circuito de la figura siguiente.
 Manipule el estado de los interruptores (SW4 y SW5) y anote en la tabla el
valor que mide el voltímetro.
Variables de control Respuesta en Voltímetro

SW4 SW5 Medida en Voltios Estado Lógico

0V (tierra) 0V (tierra) 5v 1

0V (tierra) 5V (fuente) 3.77v 0

5V (fuente) 0V (tierra) 3.77v 0

5V (fuente) 5V (fuente) 3.73v 0

D. Función lógica NAND a nivel de transistores BIPOLARES



 Implemente el circuito de la figura siguiente.
 Manipule el estado de los interruptores (SW6 y SW7) y anote en la tabla el
estado el LED (D3) y el valor que mide el voltímetro.
Variables de control (entradas) Respuesta

SW6 SW7 LED Medida en Voltios


0V (tierra) 0V (tierra) APAGADO 4.99V

0V (tierra) 5V (fuente) ENCENDIDO 0.36V

5V (fuente) 0V (tierra) ENCENDIDO 0.36V

5V (fuente) 5V (fuente) ENCENDIDO 0.36V

Anote sus observaciones:

 El voltímetro no marca 0 v en ninguna medida, pero aun así hay medidas


cercanas a cero que se pueden tomar así.

Anote sus conclusiones:


 Las fuentes de voltaje alimentan a los transistores permitiendo su
operación, pero esta alimentación depende del estado de los switchs

4. EJERCICIOS.
5. CUESTIONARIO

Adjuntar información de circuitos basados en transistores MOSFET y


BIPOLARES que implementen la función lógica NAND tri-state.

EN TRANSISTORES MOSFET:

Las salidas triestado proporcionan otro modo de poder interconectar dos o más
salidas de puertas lógicas. En este caso se sigue manteniendo el par de
transistores de salida tótem, pero se añade una circuitería adicional que permite
poner los dos transistores al corte simultáneamente, proporcionando un tercer
estado en la salida conocido como de flotación o de alta impedancia (high-z), por
desconexión de la salida de masa y positivo de alimentación.

Las puertas lógicas con salidas triestado incorporan una entrada adicional de
selección (enable o chip-select) que pueden activar o desactivar el estado de alta
impedancia de su salida.
A continuación se muestra una puerta inversora con salida triestado.

La salida está constituida por el par complementario tótem estándar formado por
Q1 y Q2, al que se han añadido en serie los transistores Q3 y Q4.
Cuando la entrada de selección está puesta a nivel bajo (EN=L), Q3 y Q4 se
ponen en conducción (ON) y la puerta opera como un inversor estándar: F=A.

Sin embargo, cuando la entrada de selección está puesta a nivel alto (EN=H), Q3
y Q4 se ponen en corte (OFF) desconectando los transistores Q1 y Q2 de la salida
y quedando ésta en estado de alta impedancia.
El símbolo circuital para esta puerta inversora incorpora la entrada de selección
(activa a nivel bajo en este ejemplo).

Las salidas triestado permiten que dos o más puertas tengan conectadas sus
salidas a una única línea. Simplemente es necesario asegurar que en cada
momento sólo una de ellas tenga su salida activa, de forma que el resto se
encuentra en alta impedancia.
Las puertas triestado se utilizan para escribir en un bus de datos de un
computador. Un bus de datos es un conjunto de hilos que transportan señales
binarias. La figura muestra un ejemplo de un bloque de cuatro puertas no
inversoras triestado que escriben en un bus de datos de cuatro bits.

Cada vez que el bloque de puertas recibe la señal de lectura (pulso de nivel bajo),
las cuatro puertas escriben en el bus el estado de sus entradas D0 a D3.

En algunas conexiones de salidas triestado se añaden resistencias de elevación


(pull-up) o de caída (pull-down) para fijar el estado de las líneas, alto o bajo
respectivamente, cuando todas las puertas tienen sus salidas flotantes (en alta
impedancia).

EN TRANSISTORES BIPOLARES:

Lógica de transistor de diodo (DTL)

Diodos, transistores y resistencias se pueden utilizar para implementar una amplia


variedad de puertas. Básicamente, combinamos la lógica de diodos de la figura
B.6 con el inversor de transistor de la figura B.7 para formar funciones NAND (no
AND) y NOR (no OR).
En la figura B.8 se muestra una puerta NAND de DTL de dos entradas (lógica de
transistor de diodo).
Funciona así. Los diodos marcados D1 y D2, junto con la resistencia R1, forman
una función AND de dos entradas. En la entrada de D3, un 0 lógico se representa
aproximadamente en 0,7 V, mientras que un 1 lógico está en el rango de 4 a 5 V.
D3 aumenta la tensión requerida para encender el transistor. Esto da una mejor
separación entre los niveles de voltaje reconocidos como lógico 0 y lógico 1.

Para que el transistor pueda conducir, D3 debe estar encendido. Esto sucede
cuando la tensión del ánodo alcanza 1,4 V. Si el voltaje en el ánodo es mucho
mayor que esto, la base será conducida a un voltaje alto. El transistor se
encenderá fuertemente, con baja resistencia, y por lo tanto F será descargado
hacia 0 V. Si el ánodo está en una tensión baja, la base también será baja. Esto
mantiene el transistor apagado (resistencia esencialmente infinita), permitiendo
que el nodo de salida alcance un nivel de voltaje lógico 1.

Las compuertas construidas como en la figura B.8 tienen un límite al número de


entradas de puerta a las que se puede conectar su salida. A esto se le llama fan-
out. El resistor de elevación R2 es lo que limita la ventilación. La salida F está en
Vcc mientras no se esté extrayendo corriente de la fuente de alimentación para
cargar los nodos eléctricos a los que F está conectado. Sin embargo, si F está
conectado a la entrada A o B de una puerta similar, la corriente es atraída por R2.
La tensión en F se reduce de acuerdo con la ley de Ohm. Si hay demasiadas
conexiones que dibujan corriente, la tensión en F puede ser tan reducida que ya
no puede reconocerse como una lógica 1. Así, el número de abanicos debe
limitarse cuidadosamente en este tipo de lógica.

DTL tiene varias ventajas. Las funciones NAND y NOR, que son fáciles de
construir en DTL, son lógicamente completas. Esto significa que cualquier función
lógica puede expresarse como una colección de sólo puertas NAND o sólo puertas
NOR. Las puertas NAND y NOR forman el corazón de todos los diseños lógicos.
Además, esta familia lógica utiliza voltajes más bajos, menos potencia y opera a
velocidades más altas, ya que sólo se necesitan pequeñas corrientes para activar
los transistores.

Otra característica de DTL es su capacidad para implementar una función "AND


con cable". Por ejemplo, si conectamos varias puertas DTL NAND juntas,
observaríamos el siguiente comportamiento. Si cualquiera de las puertas NAND
tenía un 0 lógico como su salida, toda la función de salida también estaría a una
tensión 0 lógica. Todas las funciones de salida tendrían que estar en la lógica 1
para que la salida sea 1. Vea la Figura B.9, que muestra el cableado interno y el
esquema lógico equivalente para la función AND cableada.

La puerta AND no existe realmente. La notación se utiliza simplemente para


representar que la interconexión forma la función AND.

6. BIBLIOGRAFÍA

7. ANEXO

Ubicación de componentes en la ventana “Pick Devices”


Dispositivo Librería Sub-categoría Categoría
BATTERY ACTIVE Sources Simulator Primitives
LAMP ACTIVE Lamps Optoelectronics
SWITCH ACTIVE Switches Switches & Relays
RELAY ACTIVE Relays (Generic)” Switches & Relays
SWITCH-SPDT ACTIVE Switches Switches & Relays
NMOSFET DEVICE Generic Transistors
PMOSFET DEVICE Generic Transistors
2N3904 BIPOLAR Bipolar Transistors
LED-YELLOW ACTIVE LEDs Optoelectronics
DIODE DEVICE Generic Diodes
RES DEVICE Generic Resistors

También podría gustarte