Está en la página 1de 9

Instituto Universitario Politcnico Santiago Mario

Escuela de Ingeniera Elctrica / Electrnica


Sede Extensin Barcelona
Asignatura: SISTEMAS DIGITALES II

MULTIPLICADOR BINARIO

Bachiller:
Julio Marn

Profesor:
C.I.: 22.854.797

Justino Moraes C.I.: 24.228.894

Barcelona, Agosto 2016

Giovanni Di Favio.

Multiplicador binario
La multiplicacin de nmeros binarios se efecta igual que la de nmeros
decimales. El multiplicando se multiplica por cada bit del multiplicador,
comenzando por el bit menos significativo. Cada uno de estas multiplicaciones
forma un producto parcial. Los productos parciales sucesivos se desplazan una
posicin a la izquierda. El producto final se obtiene sumando los productos
parciales.
Para ver cmo puede implementarse un multiplicador binario con un circuito
combinacional, consideremos la multiplicacin de dos nmeros de dos bit. Los bit
del multiplicando son B1 y B0, los bit del multiplicador son A1 y A0, y el producto
es C3, C2, C1, C0. El primer producto parcial se forma multiplicando A0 por B1B0.
La multiplicacin de dos bit como A0 y B0 produce 1 si ambos son 1; de lo
contrario, produce 0. Esto es idntico a la operacin AND. Por tanto, el producto
parcial puede implementarse con compuertas AND como se indican en el
diagrama. El segundo producto parcial se forma multiplicando A1 por B1B0 y se
desplaza una posicin a la izquierda. Los dos productos parciales se suman con
dos circuitos de semisumadores (ss). Por lo regular, los productos parciales tienen
ms bits. Y ello obligan a usar sumadores completos para obtener la suma de los
productos parciales. Obseve que el bit menos significativo del producto no tiene
que pasar por un sumador por que se forma con la salida de la primera compuerta
AND.

Compuerta AND
La puerta AND o compuerta AND es una puerta lgica digital que implementa la
conjuncin lgica -se comporta de acuerdo a la tabla de verdad mostrada a la
derecha. sta entregar una salida ALTA (1), dependiendo de los valores de las
entradas, siendo este caso, al recibir solo valores altos en ambas entradas. Si
alguna de estas entradas no son ALTAS, entonces se mostrar un valor de salida
BAJA (0). En otro sentido, la funcin de la compuerta AND efectivamente
encuentra el mnimo entre dos dgitos binarios, as como la funcin OR encuentra
el mximo. Por lo tanto, la salida X solamente es "1" (1 lgico, nivel alto) cuando la
entrada A como la entrada B estn en "1". En otras palabras la salida X es igual a
1 cuando la entrada A y la entrada B son 1

Circuitos sumadores
Los sumadores son circuitos importantes para cualquier sistema digital en el que
se procesen datos numricos Las reglas bsicas de la suma binaria indican que:
Al estar sumando nmeros con un tamao fijo de un bit, no es posible tener un
resultado con dos bits Por tanto, la salida de un sumador no es slo el valor de la
suma, ya que tambin es posible que exista acarreo
0+0=0
0+1=1
1+0=1
1 + 1 = 10
Se denomina semisumador a un circuito que admite dos bits como entrada y
genera como salida:
Un bit que representa la suma de los dos bits de entrada, otro bit que representa el
acarreo generado por la suma

La tabla de verdad de este circuito puede deducirse a partir de las reglas de la


suma binaria
A
0
0
1
1

B
0
1
0
1

Co
0
0
0
1

S
0
1
1
0

A, B sumandos
Co acarreo de salida
S suma

A partir de esta tabla de verdad se puede observar que la suma puede


implementarse con una operacin XOR y el acarreo de salida con una operacin
AND
Co = AB
S =A+ B

Multiplicador binario de 2 por 2 bits.


Se realizara el circuito de un multiplicador de 2 bits, que mostrara el resultado en
un display 7 segmentos de ctodo comn. Como mximo resultado se tendr "9",
y como mnimo resultado se tendr "0". Las entradas sern A (A1 y A0) y B (B1 y
B0).
Se realiza una multiplicacin normal de la siguiente manera:

Entonces M0 es B0A0, M1 es la suma entre B0A1 y B1A1, M2 es la suma entre el


acarreo de la suma M1 y B1A1, y M3 es el acarreo de la suma M2. El circuito
resultante es el siguiente:

El circuito integrado 7448


El circuito integrado 7448 o subfamilia (74LS48, 74F48, 74S48, 74HCT48,..) es un
circuito integrado que convierte el cdigo binario de entrada en formato BCD a
niveles lgicos que permiten activar un display de 7 segmentos de ctodo comn
en donde la posicin de cada barra forma el nmero decodificado.

Las salidas del circuito hacia los segmentos del display son en Pull Up. Con este
tipo de salida podemos controlar displays que consuman 6 mA mximo por
segmento.
Las funciones LT, RBI yBI/RBO. Como indican los crculos del smbolo lgico,
todas las salidas (de a a g) son activas a nivel bajo, al igual que lo son LT (Lamp
Test), RBI (Ripple Blanking Input) yBI/RBO (Blanking Input/Ripple Blanking
Output).
Cuando se aplica un nivel bajo a la entrada LT y la entrada BI/RBO est a nivel
alto, se encienden todos los segmentos del display. La entrada de comprobacin
se utiliza para verificar que ninguno de los segmentos est fundido.
La supresin de cero es una caracterstica utilizada en displays de varios dgitos
para eliminar los ceros innecesarios. Por ejemplo, en un display de 6 dgitos, el
nmero 6,2 podra mostrarse como 006,200 si no se eliminaran los ceros.
La supresin de ceros al principio de un nmero recibe el nombre de supresin
anterior de cero, mientras que si son los ltimos los que se eliminan se denomina
supresin posterior de cero.
Este decodificador sirve para mostrar salidas decimales a entradas binarias. Las
entradas pueden estar dadas por cualquier dispositivo que tenga 4 salidas
digitales como un puerto de un PIC o un micro, o utilizando switches para
conmutar los unos y ceros como en el ejemplo de circuito propuesto.

Display 7 segmentos
La distribucin de pines en un display 7 segmentos, sin importar si es de ctodo o
de nodo es como se muestra en la siguiente figura:
El pin de la mitad tanto arriba como abajo, son el mismo, es decir estn
conectados internamente, y son para conectar el VCC si el display es de nodo
comn, o la tierra si el display es de ctodo comn. En este caso al usar el
decodificador bcd a 7 segmentos 74LS48, se debe usar un display de ctodo
comn. La distribucin de pines en un display 7 segmentos, sin importar si es
de ctodo o de nodo es como se muestra en la siguiente figura:

El pin de la mitad tanto arriba como abajo, son el mismo, es decir estn
conectados internamente, y son para conectar el VCC si el display es de nodo
comn, o la tierra si el display es de ctodo comn. En este caso al usar el
decodificador bcd a 7 segmentos 74LS48, se debe usar un display
de ctodo comn.

Simulacin en proteus 8 de multiplicador binario de 2 por 2

En el multiplicando ponemos los valores en B1: 1 y B2: 0 que es igual 2 decimal y


en el multiplicador A1:1 y A0:1 que es igual a 3 decimal dando como resultado 6.

En el multiplicando ponemos los valores en B1: 1 y B2: 0 que es igual 2 decimal y


en el multiplicador A1:1 y A0:0 que es igual a 2 decimal dando como resultado 4.

En el multiplicando ponemos los valores en B1: 1 y B2: 1 que es igual 9 decimal y


en el multiplicador A1:1 y A0:1 que es igual a 3 decimal dando como resultado 9.

También podría gustarte