Está en la página 1de 10

Universidad Tecnolgica de Altamira

Organismo pblico descentralizado de la Administracin Pblica Estatal

ELECTRONICA DIGITAL
REPORTE DE PRCTICA DE LABORATORIO
PRCTICA 2
ALGEBRA DE BOOLE
I-

OBJETIVO
Comprobar y utilizar los teoremas booleanos para reducir expresiones
lgicas

II- FUNDAMENTO TEORICO


La lgebra de Boole (tambin llamada lgebra booleana) es una estructura
algebraica que esquematiza las operaciones lgicas Y, O, NO y SI (AND, OR,
NOT, IF), as como el conjunto de
operaciones unin, interseccin y complemento
En la actualidad, el lgebra de Boole se aplica de forma generalizada en el
mbito del diseo electrnico. Claude Shannon fue el primero en aplicarla en
el diseo de circuitos de conmutacin elctrica biestables, en 1948. Esta
lgica se puede aplicar a dos campos:

Al anlisis, porque es una forma concreta de describir cmo funcionan


los circuitos.

Al diseo, ya que teniendo una funcin aplicamos dicha lgebra, para


poder desarrollar una implementacin de la funcin.

III- MEDIDAS DE SEGURIDAD E HIGIENE


Utilizar camisa de manga larga dentro de las instalaciones del taller.
Uso de zapato cerrado
No introducir algn tipo de objeto en los contactos
En caso de que los contactos no cuenten con suministro elctrico para
energizar la mesa de trabajo, informar al profesor encargado.
No consumir alimentos dentro del laboratorio
No ensuciar las mesas de trabajo
Acomodar los bancos en su lugar (arriba de las mesas) cuando se hayan
terminado los trabajos.
IV- MATERIAL Y EQUIPO UTILIZADO
MATERIAL
C.I. 7400 NAND
C.I. 7402 NOR
C.I. 7404 NOT
C.I. 7408 AND
C.I. 7432 OR
C.I. 7486 XOR
10 RESISTENCIAS DE 330

EQUIPO
FUENTE DE VOLTAJE A 5 VOLTS
1 MULTIMETRO DIGITAL
CABLE TELEFONICO
CAIMANES
PINZAS DE CORTE
HOJAS DE DATO DE CADA
INTEGRADO

Universidad Tecnolgica de Altamira


Organismo pblico descentralizado de la Administracin Pblica Estatal
10 RESISTENCIAS DE 1K
10 LEDS
2 SWITCH MINIDIP DE 8
TABLILLA PROTOBOARD
V- PROCEDIMIENTO
PASO 1. Encuentra la expresin lgica de los circuitos de la figura 1,
utiliza los teoremas booleanas para reducirla. Llena la tabla de
verdad y coloca los resultados en el apartado correspondiente.
A)
A'BC+AB
= AB+BC
ENTRADAS

B)

SALI
DA
Y

0
0
0
0
1
1
1
1

0
0
1
1
0
0
1
1

0
1
0
1
0
1
0
1

0
0
0
0
0
0
1
1

((AB)+(A+B))
((AB)'+(A+B)')'
= ((A'+B')+(A+B)')'

[ (AB)' = (A'+B') ]

= (A'+B'+(A+B)')'
= (A'+B'+(A')(B'))'
= (A'+B'+A'B')'
(A'+B'+A'B')'

[ (A+B)' = (A')(B') ]

Universidad Tecnolgica de Altamira


Organismo pblico descentralizado de la Administracin Pblica Estatal
= (A'+B')'

[ A'+A'B' = A' ]

= (A)(B)
[ (A'+B')' =
(A)(B)
]
Paso 2. Reduce las expresiones lgicas de la figura 2 y coloca los
= AB
resultados en el apartado correspondiente.
a) ABC+ABC+B
b) A B C+AC+C
c) ABC+A B C+A B C
d) A B C+A B C+A B C

Reducciones
ABC+ABC+B

A B C + A C +C

AB(C+C)+B

A C( 1 + B) + C

AB+B=A+B

AC + C

A B C + A B C+ A B C

A B (C+C) +ABC

A B(C+C)+A B C

A(B+BC)

A(B+C)

A(B+C)

Paso 3. Disee un circuito que realice la tabla de verdad de la figura 3


y coloca los resultados en el apartado correspondiente.

ENTRADAS

SALI
DA

Y= C B A + C
BA
Y= B(AC +
AC)

Universidad Tecnolgica de Altamira


Organismo pblico descentralizado de la Administracin Pblica Estatal

Paso 4. Para cada una de las situaciones de la figura 4: construye la


tabla de verdad, escribe la ecuacin en forma canonca (mini
trminos), simplifica la ecuacin mediante los teoremas de algebra
booleana y disea el circuito lgico utilizando simbologa estndar.
Coloca los resultados en el apartado correspondiente.
A)
EXPRESION LOGICA CON REDUCCIN;
P

PMRA+PMRA+PMRA+PMRA+PMRA+PMRA
PMR(A+A)+A(PMR+PMR+PMR+PMR)
A(PM(R+R)+PMR+PMR)
+P(MR+MR)
PMR+A(PM+P(MR)

Universidad Tecnolgica de Altamira


Organismo pblico descentralizado de la Administracin Pblica Estatal

SEA

B)

L
0

A SERA UNO CUANDO TENGA CERO


B SERA UNO CUANDO TENGA CERO
C SERA UNO CUANDO TENGA UNO
D SERA UNO CUANDO TENGA UNO

Universidad Tecnolgica de Altamira


Organismo pblico descentralizado de la Administracin Pblica Estatal

AB/C
D
00
01
11
10

00

01

11

10

1
1
1
1

0
0
0
1

0
0
0
1

1
1
0
1

Seal = C D +A B + A C D

Universidad Tecnolgica de Altamira


Organismo pblico descentralizado de la Administracin Pblica Estatal

C)

EXPRESION LOGICA CON REDUCCIN;


T P F L+T P F L+T P F L+T P F L + T P F L + T P F L +T
P F L+ T P F L
TPF(L+L)+TPF(L+L)+TPF(L+L)+TP FL
PF(T+T)+TP F+TP FL
P(F+TF)+TP FL
P(F+T)+TP FL
PF+(PT)+TP FL
PF+T(P+P FL)
PF+T(P+FL)
PF+TP+FL
P(F+T)+FL+TPFL
PF+PT+FL+TPFL
PF+PT+L(F+TPFL)
PF+PT+L(F+TP)
PF+PT+LF+LTP
PF+PT+LF
P(F+T)+LF

Universidad Tecnolgica de Altamira


Organismo pblico descentralizado de la Administracin Pblica Estatal

PASO 5.- Selecciona uno de los circuitos del paso 4, arma el diagrama
correspondiente y comprueba la tabla de verdad.
En este paso, se seleccion el problema del inciso C, ya reducida su expresin,
en circuito armado este es es resultado.

Imagen 1.- Circuito armado pictoricamente

Universidad Tecnolgica de Altamira


Organismo pblico descentralizado de la Administracin Pblica Estatal

Imagen 2.- Vista superior del armado del circuito

Imagen 3.- Circuito armado

Universidad Tecnolgica de Altamira


Organismo pblico descentralizado de la Administracin Pblica Estatal

Imagen 4.- Circuito armada en livewire para su verificacin.

También podría gustarte