Está en la página 1de 13

La Electrónica Digital - Compuertas Lógicas

LECCIÓN Nº 1
LA ELECTRÓNICA DIGITAL - COMPUERTAS LÓGICAS
INTRODUCCIÓN Figura 1

"Electrónica" es la ciencia que estudia la con-


ducción eléctrica tanto en el vacío, en los gases o en
los semiconductores, utilizando dispositivos basa-
dos en estos fenómenos, como por ejemplo los bul-
bos de vacío (actualmente en desuso, salvo raras ex-
cepciones), transistores, diodos, etc.
No es necesario decir dónde los componentes
electrónicos toman parte en nuestra vida: basta mi- varía repentinamente entre los dos estados: estado
rar alrededor y veremos decenas de aplicaciones de alto y estado bajo. El estado alto puede ser caracte-
la electrónica. rizado como la tensión "más positiva" de la señal y
La electrónica digital, al contrario de la lineal o el estado bajo por la tensión "más negativa" de esa
analógica, no manipula señales, ya sea de corriente señal. Puede ser a la inversa, es decir: estado alto =
o de tensión continua; utiliza en cambio señales dis- tensión más negativa, y estado bajo = tensión más
cretas, o sea, señales eléctricas que apenas poseen positiva; en este último caso decimos que la lógica
dos condiciones o estados posibles. usada es la negativa (lógica negativa) y, evidente-
Las señales que caracterizan la voz humana, por mente, en el primer caso decimos que la lógica es
ejemplo, varían en amplitud y frecuencia, con el positiva, o sea, al mayor valor, el estado alto, y al
tiempo. Esto quiere decir lo siguiente: en un mo- menor, el estado bajo (lo que está perfectamente de
mento dado la señal presenta una cierta amplitud y acuerdo con nuestros principios). También es usual
determinada frecuencia. Un instante después puede representar cada uno de los dos estados de una se-
ocurrir la variación de esta amplitud en forma con- ñal digital por dos símbolos matemáticos: el "0"
tinua hasta alcanzar, digamos, un cierto nivel, des- (cero) y el "1" (uno o unidad), y ahí, nuevamente,
pués de lo cual volverá a variar podremos aplicar una de las dos ló-
en sentido contrario, de forma gicas, o sea:
también continua, a medida que Figura 2
transcurre el tiempo. La ampli- Lógica positiva:
tud de esta señal (señal analógi- "1" - corresponde al mayor va-
ca) podrá asumir cualquier valor lor de tensión de la señal digital.
entre dos establecidos con ante- "0" - corresponde al menor va-
rioridad, tal como se grafica en lor de tensión de la señal digital.
la figura 1.
En las señales digitales, al Lógica negativa:
contrario de las analógicas, la "1" - corresponde al menor va-
amplitud varía abruptamente de lor de tensión de la señal digital.
un valor límite a otro también lí- "0" - corresponde al mayor va-
mite, no existiendo estados o fa- lor de tensión de la señal digital.
ses intermedias entre estos dos
límites. En la figura 3 se expone mejor
La figura 2 representa varias lo que acabamos de afirmar sobre
señales digitales en forma de lógica positiva y negativa.
tensión. Note cómo la tensión También se acostumbra identi-

3
ELECTRONICA DIGITAL

Figura 3 die usará una lámpara o un relé salvo rarísimas ex-


cepciones, para caracterizar cada uno de los dos es-
tados binarios. Para eso se usan los circuitos a base
de componentes electrónicos capaces de cumplir
funciones lógicas, en que los símbolos 0 y 1 se tra-
ducen por dos niveles, perfectamente definidos, de
una tensión eléctrica (circuitos lógicos). Original-
mente esos circuitos eran realizados con componen-
tes discretos, hasta el advenimiento de los denomi-
nados circuitos integrados a comienzo de los años
'60, que como sabemos es un microcircuito cuyos
elementos se encuentran asociados, de manera inse-
parable, sobre un pequeñísimo material semicon-
ductor, normalmente de silicio, de superficie del or-
den de 10 mm2. Estos microcircuitos son finalmen-
te encapsulados en un material aislante cuya finali-
dad es propiciar la debida resistencia mecánica.
Además de este encapsulado, los CI poseen varios
"pines" ("patitas") metálicos que posibilitan la co-
nexión entre algunos puntos del microcircuito con
componentes, o incluso otros circuitos (integrados o
discretos), externos al CI propiamente dicho; ade-
ficar los dos estados lógicos por las iniciales de las más, estas "patitas" también tienen por objetivo la
palabras Bajo (B) y Alto (A), pero debido a la pene- soldadura o fijación del CI a una placa de montaje.
tración de obras de procedencia inglesa o norteame- Gracias a los circuitos integrados fue posible, no só-
ricana en nuestro país, se usa la convención de las lo obtener un único circuito digital en una única
letras L y H, respectivas iniciales de "low" (léase: " pastilla, sino varios de estos circuitos lógicos, lo
lou", bajo) y de "high" (léase "jai", alto). que disminuye considerablemente el costo de un
Las señales digitales pueden obtenerse a partir proyecto y, en consecuencia, el costo del dispositi-
de elementos eléctricos o electrónicos propiamente vo en el que toman parte. Tal implementación (inte-
dichos. De hecho, una lámpara incandescente, por gración) no se limita sólo a circuitos digitales; la
ejemplo, posee sólo dos estados bien definidos de misma también se aplica a circuitos lineales.
funcionamiento: apagada o encendida. A cada una En este último caso, el CI recibe la designación
de estas dos condiciones se puede asociar un estado específica de circuito integrado lineal y, en el otro,
lógico que tanto podrá ser el 0 (cero) o el 1 (uno), o recibe el nombre de circuito integrado no lineal o
sea: circuito integrado lógico, o también circuito inte-
grado digital.
lámpara encendida - 0 (o 1) La mayoría de los circuitos integrados, princi-
lámpara apagada - 1 (o 0) palmente los digitales, tienen exteriormente el as-
pecto indicado en la figura 4.
Se consiguen resultados semejantes si sustitui-
mos la lámpara incandescente por el contacto de un
relé o incluso por un interruptor de tipo conecta- Circuitos Lógicos Básicos
desconecta de tipo convencional. El pasaje o no pa-
saje de corriente por un cable, también caracteriza Los circuitos lógicos básicos o elementales
los dos estados lógicos de la electró- constituyen el fundamento de las
nica digital. Ciertamente, el lector ha- Figura 4 aplicaciones de la electrónica digital.
llará una gran cantidad de dispositi- El debido agrupamiento de estos cir-
vos de dos estados, capaces de carac- cuitos básicos permite la realización
terizar cualquier señal digital. de operaciones más complejas de la
Es obvio que, en la actualidad, na- electrónica digital; es necesario, por

4
LECCION 1

lo tanto, una atención muy especial al estudio que permitirá la aplicación de la tensión Vcc, tal como
sigue a fin de poder, en un futuro no lejano, enten- se muestra en la figura 6. Así, podemos elaborar el
der y, quizás, elaborar circuitos lógicos altamente siguiente razonamiento lógico, de acuerdo a lo ex-
complejos. presado anteriormente:
Para que el lector tenga una idea de cuán impor-
tantes son estos circuitos lógicos, basta que haga a → L (0)
una analogía con las cuatro operaciones fundamen- = s → L (0) - lámpara apagada
tales (+, -, x, y %) de las matemáticas: a partir de b → H (1)
ellas se creó una enorme ciencia que poca gente co-
noce en su totalidad. ¡Lo mismo ocurre con la elec- Lo expuesto resume las condiciones lógicas de
trónica digital! Para describir con cierta claridad el la nueva "posición" del circuito.
comportamiento de cada uno de los circuitos lógi- Llevando solamente la entrada (a) al estado ló-
cos apelamos a nuestro elemento conocido: el "re- gico alto (H) será el turno del relé RL para operar,
lé", con sus contactos, y nuestra no menos conocida el cual cerrará su contacto como ilustra la figura 7.
lámpara incandescente. Así como en el caso anterior, LPD1 no encenderá
(estado lógico bajo - 0) porque el contacto B de
Circuito Lógico "Y" RL2 impide que la lámpara se encienda. Así segui-
Consideramos el circuito eléctrico de la figura 5 mos teniendo el siguiente cuadro descriptivo:
en el cual la bobina del relé RL1, cuando está debi-
damente alimentada por la tensión de la fuente de
Figura 5
alimentación B1 de Vcc volt, cierra su contacto A y
la tensión Vcc será aplicada al interruptor B del se-
gundo relé cuyo comportamiento es similar al ante-
rior, si bien le toca a éste realizar el último enlace
para que se encienda la lámpara LPD1.
En la forma en que se encuentra el circuito, la
lámpara no enciende, pues no recibe alimentación
por los contactos de los relés cuyos solenoides, como
podemos ver, están en potencial nulo, así como la ex-
tremidad libre de LPD1. Ahora, como los potencia-
les de entrada son nulos (Va=Vb=0 volt) y porque el Figura 6
de salida también lo está, podemos establecer, de
acuerdo con lo visto anteriormente, que:

Cuando a toma el valor L y b toma el valor L,


entonces, la lámpara s está apagada, porque toma
el valor L

Lo cual se puede escribir:

a→0
= s → 0 - lámpara apagada Figura 7
b→0

Donde a y b representan las dos entradas del cir-


cuito de la figura 5 y s, su salida.
Supongamos ahora que aplicamos la tensión de
la batería (Vcc) solamente a la entrada b.
En ese caso, el solenoide del relé RL2 será acti-
vado y su contacto B conmutará pero la lámpara
LPD1 no encenderá, pues el contacto A de RL1 no

5
ELECTRONICA DIGITAL

a → H (1) analizado, dos entradas, a y b, y una salida única,


= s → L (0) - lámpara apagada s. Los símbolos más usuales de estas compuertas
b → L (0) son los que aparecen en la figura 9, para un opera-
dor AND de dos entradas y una única salida. Repre-
La lámpara LPD1 sólo se encenderá cuando los sentando la condición de ausencia de tensión por
contactos A y B de los relés estén cerrados, lo que "0" (cero) y la condición de existencia de tensión
ocurre únicamente si se aplica, simultáneamente, la (Vcc) por "1" (uno) y atendiendo a la característica
tensión Vcc (estado alto - H) en ambas entradas, a y fundamental del circuito lógico Y, podemos decir
b, tal como se ve en la figura 8. Será: que el circuito queda completamente definido por la
siguiente Tabla de Verdad (se llama así a la tabla
que define el funcionamiento de un componente):
a → H (1)
= s → H (1) - lámpara encendida
ENTRADA SALIDA
b → H (1)
a b s
0 0 0
En síntesis, la lámpara LPD1 del circuito "Y" de
la figura 5 sólo tomará el nivel alto cuando se apli- 0 1 0
ca a ambas entradas un nivel de tensión alto en re- 1 0 0
lación a tierra, o sea, cuando el contacto A y el con- 1 1 1
tacto B estuvieran operados. Esa característica fun-
damental hace que el circuito descripto sea designa-
do circuito lógico "Y", u operador lógico "Y", o En esta tabla, llamada tabla de verdades del cir-
simplemente operador "Y". En inglés se lo desig- cuito lógico Y, están definidas todas las combina-
na "logic AND gate", de donde proviene la expre- ciones posibles para las dos entradas, proporcionan-
sión compuerta lógica "Y" o compuerta lógica do 22 = 4 combinaciones posibles; para un operador
AND, como también se le conoce. Un circuito ló- Y de 3 entradas tendríamos 23 = 8 combinaciones
gico Y puede ser realizado de varias formas dife- posibles. En terminos de tensión, la tabla de arriba
rentes, teniendo particular importancia la imple- toma el siguiente aspecto en que: L - 0 y H - 1:
mentación con componentes electrónicos de con-
cepción reciente (semiconductores). Es así que pa- ENTRADA SALIDA
ra definir un circuito lógico Y no hace falta consi-
a b s
derar el circuito propiamente dicho; basta repre-
sentar el circuito por un símbolo apropiado que no L L L
acarree ambigüedades. Está claro que esta especie L H L
de "caja negra" debe presentar, para el circuito H L L
H H H
Figura 8

Verificamos que la salida sólo asume el nivel al-


to cuando ambas entradas se encuentran en ese es-
tado lógico, o sea, alto.

Circuito Lógico "O"


Consideremos ahora el circuito de la figura 10,
en el cual los contactos A y B de los relés RL1 y
RL2 están conectados en paralelo. Compare este
Figura 9 circuito con el circuito de la figura 5 y vea que, en

& este último, los contactos se encontraban en serie.


Dejando las entradas a y b según aparecen en la
figura 10, o sea, abiertas, la lámpara LPD 1 no en-

6
LECCION 1

ciende pues no recibe alimentación a través de los ENTRADA SALIDA


contactos de cada uno de los relés cuyos solenoides a b s
están sin alimentación. La relación matemática que L L L
explica lo expuesto es la siguiente: L H H
H L H
a → L (0) H H H
→ s → L (0) - lámpara apagada
b → L (1) Donde: L = O y H=1

Donde a y b indican las dos entradas del circui- Del análisis de las tablas de verdad de los ope-
to de la figura 10 y s su salida. radores lógicos vistos podemos llegar a la siguiente
Ahora, supongamos que sólo se aplica la tensión conclusión:
de la batería en la entrada b. Como ambos extremos - el operador Y puede ser asociado a la opera-
del solenoide de RL2 están sometidos a una tensión ción "multiplicación", y el operador lógico O a "su-
elevada, implica la conmutación del contacto B aso- ma".
ciado a ese relé; con lo cual la lámpara LPD1 se en- - el comportamiento de estos dos circuitos lógi-
cenderá (estado lógico alto en la salida del circuito). cos es "dual": el circuito Y sólo proporciona 1 (o H)
Matemáticamente: en su salida únicamente cuando se aplica a ambas

a → L (0) Figura 10
→ s → H (1) - lámpara encendida
b → H (1)

La lámpara LPD1 también se encenderá cuando


el solenoide del relé RL1 esté debidamente alimen-
tado con la tensión, Vcc, de la batería, tal como se
muestra en la figura 11.
Será entonces:

a → H (1)
→ s → H (1) - lámpara encendida Figura 11
b → L (0)

Cuando ambas entradas del circuito lógico "O"


son llevadas, simultáneamente, al nivel alto, o sea a
Vcc volt, es obvio que la salida del circuito asumi-
rá el estado lógico alto (H) y, evidentemente, la
lámpara se encenderá como en los dos últimos ca-
sos (figura 12).
Según lo visto en este circuito lógico, la tabla de
verdad será la siguiente:
Figura 12
ENTRADA SALIDA
a b s
0 0 0
0 1 1
1 0 1
1 1 1

En términos de tensión, la tabla se traduce co-


mo:

7
ELECTRONICA DIGITAL

Tal como sucede en el circuito lógico Y, el cir-


& cuito lógico O también puede ser implementado de
muchas maneras diferentes de la considerada en la
figura 10, también teniendo aquí particular impor-
Figura 13 tancia la implementación con diodos y transistores,
usada en los circuitos integrados.
El circuito lógico O también suele ser designa-
do "circuito lógico O inclusive", o simplemente "O
inclusive". Esto porque como veremos más adelan-
Figura 14 entradas el estado lógi- te, existe otro tipo de O, el "exclusivo". También es
co 1 (H); la salida del de uso corriente el término inglés "OR" para desig-
operador lógico O (o nar el circuito O.
L) sólo asume el estado
lógico O (o L) cuando, Circuito lógico "NO"
simultáneamente, todas sus entradas son llevadas En el circuito de la figura 15, el interruptor A es
al estado lógico O (L). comandado por el solenoide del relé RL1 el cual po-
see una terminal, que representa la única entrada de
La figura 13 presenta los símbolos comúnmente este circuito (entrada a), la cual se encuentra abier-
usados para la representación gráfica del operador O. ta (sin conexión) o con potencial nulo. Está claro
En la figura 14 se representa una compuerta "O" de que en estas condiciones la lámpara LPD1 encende-
tres entradas cuya tabla de verdad es la siguiente: rá (nivel de salida alto) ya que se está usando el
contacto de reposo.
ENTRADA SALIDA En caso de que el interruptor A conmute de la
a b c s posición indicada en la figura 15 para la posición
L L L L inferior, la lámpara indicadora LPD1 se apagará, lo
H L L H que ocurre cuando a la terminal a del solenoide del
L H L H relé se aplica la tensión de la batería ("1" lógico), o
H H L H sea, el estado lógico alto (1 o H), lo que se puede
L L H H apreciar en la figura 16.
H L H H En síntesis, estando la entrada en nivel bajo (0
L H H H volt - estado "0" o L) la salida asume el estado alto
H H H H (Vcc volt - estado "1" o H). Cuando se aplica el ni-
vel alto (Vcc volt - estado "1" o H), la salida toma
el estado lógico "0" o L.
Figura 15 El circuito invierte o complementa el estado ló-
gico aplicado a su entrada. La tabla de verdad de es-
te operador lógico es:

ENTRADA SALIDA
a s
1 0
0 1

Figura 16 o también:
ENTRADA SALIDA
a s
L H
H L

El circuito lógico "NO" o circuito de negación,


o bien, inversor, también es conocido por "logic

8
LECCION 1

NOT gate" en lengua inglesa (abreviadamente


"NOT").
Los símbolos que se acostumbra emplear para
representar el circuito lógico de negación pueden
apreciarse en la figura 17.
En los casos en que una negación se encuentra Figura 17
en una entrada o está en una salida de un circuito ló-
gico, se utiliza el círculo pequeño para representar Figura 18
tal negación, lo que se representa como lo mostrado
en la figura 18.

Circuito Lógico "NO Y"


Hasta el momento, hemos analizado los opera-
dores lógicos básicos, luego, a partir de ellos, por
medio de combinaciones o agrupaciones apropia-
das, se pueden obtener todos los demás circuitos ló-
gicos por complejos que puedan ser.
Las combinaciones más simples de estos tres
circuitos básicos conducen a tres circuitos más de Figura 19
amplia aplicación práctica, por este motivo se los
estudia independientemente, como simples "com-
puertas" lógicas.
En este párrafo analizaremos uno de ellos, el cir-
cuito "NO Y" que no es más que la asociación de un
circuito "Y" con un circuito "NO", es decir, el cir-
cuito "NO Y" es más el complemento o negación
del circuito Y.
La figura 19 muestra un circuito "NO Y" de dos
entradas y una sola salida, a la cual está aplicada Cuando se aplica un "1" lógico en ambas entra-
una lámpara. das a y b del circuito en forma simultánea, tal como
Los dos primeros relés se encuentran desactiva- se representa en la figura 19, los relés RL1 y RL2
dos (nivel de entradas bajo), por lo cual sus respec- son debidamente alimentados y, a través de la con-
tivos contactos no proporcionan el camino de co- mutación de los respectivos contactos A y B, pro-
rriente para que el tercer relé (RL 3) opere; el cual, porcionan una alimentación al relé RL3, con lo cual
en estas condiciones, proporciona la alimentación a conmuta y la salida pasa a "0", es decir, la lámpara
la carga (LPD 1), lo que se interpreta como un esta- se apagará como consecuencia de no haber tensión
do "alto" en la salida del circuito. Por lo tanto, po- entre sus bornes. Lo dicho se puede representar de
demos establecer lo siguiente: la siguiente manera:

a → L (O) a → H (1)
→s → H (1) - lámpara encendida → s Æ L (O) - lámpara apagada
b → L (O) b → H (1)

Cuando se activa un relé cualquiera, como con- La tabla de verdad correspondiente es:
secuencia de aplicar un "1" lógico en la entrada co-
rrespondiente, aun así el tercer relé permanecerá ENTRADA SALIDA
inactivo y la lámpara encendida. Matemáticamente: a b s
0 0 1
a (o b) → L (O) 0 1 1
→ s Æ H (1) - lámpara encendida 1 0 1
b (o a) → H (1) 1 1 0

9
ELECTRONICA DIGITAL

de los circuitos lógicos "Y" y "NO Y", concluimos


que los estados lógicos de ésta son complementa-
rios. Esto equivale a disponer de un operador NO en
Figura 20 serie con la salida de un circuito lógico Y, como
muestra la figura 20, donde las entradas son desig-
En términos de tensión, la tabla se traduce co- nadas a y b y su salida s.
mo: Resumiendo, la característica fundamental del
circuito Y consiste en presentar una salida igual a 1
ENTRADA SALIDA cuando, "y sólo cuando", todas las son "1". Algo se-
a b s mejante ocurre aquí: la salida del circuito "NO Y"
L L H será igual a 0 cuando, "y sólo cuando", ambas entra-
L H H das sean iguales a "1". El símbolo del circuito "NO
H L H Y" se representa en la figura 21. La figura 22 presen-
H H L ta algunas gráficas bastante difundidas, principal-
donde: mente en Europa, para el circuito lógico "NO Y".
L=O y H=1 Un ejemplo típico para la representación de la
compuerta NO Y es el circuito de la figura 23 que
Figura 21 Comparando también usa relés, el cual se asemeja al circuito de la
los resultados figura 10, sólo que en este caso la alimentación pa-
arrojados en las ra la salida fue tomada en los contactos de reposo de
Tablas de verdad ambos relés. Tenga en cuenta que estos son ejem-
plos prácticos a los fines de facilitar el estudio, dado
Figura 22 que en la práctica se emplean semiconductores para
& obtener compuertas pequeñas, compactas y de bajo
costo. Por comodidad, el operador NO Y, también se
conoce por las letras iniciales o sea: circuito lógico
NY, también se lo conoce por el nombre "NAND"
originado en la expresión "lógica NAND gate", o
sea puerta lógica NO Y.
El término "puerta" o "compuerta", para desig-
Figura 23 nar un operador lógico, es de uso corriente y am-
pliamente divulgado en nuestro país. Resulta de la
traducción de la palabra "gate".

Circuito Lógico "NO O"


El circuito "NO O" es otro operador que abre-
viadamente suele expresarse "NOR", por las pala-
bras inglesas equivalentes "not or".
Un circuito "NO O" es el resultado de la combi-
nación de un circuito O con un circuito inversor, en
que la entrada de éste está conectada a la salida del
primero, como se ha representado en la figura 24 en
donde vemos una compuerta NOR de dos entradas,
designadas por a y b y una salida indicada por s.
La figura 25 muestra un circuito correspondiente
a un operador NOR de dos entradas. En las condi-
ciones en que se presentan los contactos A y B de los
relés de la figura 25, la lámpara LPD1 enciende. No-
tar que ambos relés RL1 y RL2 se encuentran desac-
tivados o, lo que es lo mismo, ambas entradas están
Figura 24
en nivel bajo. Matemáticamente:

10
LECCION 1

a y b → L(O) → s → H(1) -" lámpara encendida"

Al aplicar un "1" lógico a la entrada a, o a la en-


trada b, o bien, a ambas entradas simultáneamente, Figura 25
se accionará el relé RL 1 o el RL2, o bien, ambos
relés. La operación de uno o ambos relés, interrum-
Figura 26
pirá la alimentación de la carga (LPD1) y la lámpa-
ra por lo tanto, se apagará, caracterizando el estado &
bajo de acuerdo con nuestra convención.
La tabla de verdad correspondiente es la si-
guiente:

ENTRADA SALIDA
a b s
0 0 1
0 1 0 cine. Modifiquemos ligeramente la frase: "Mañana
1 0 0 iré solamente de compras o solamente iré al cine".
1 1 0 Note que se elimina la hipótesis de que ocurran los
dos hechos. Para el estudio de nuestro operador,
En términos de tensión, la tabla se traduce como: consideremos el circuito de la figura 27, el que se
compone de tres "subcircuitos" ya estudiados, a sa-
ENTRADA SALIDA ber:
a b s
L L H - un circuito "0" (para los relés RL1 y RL2)
L H L - un circuito "NAND" (para los relés RL3 y RL4) y
H L L - un circuito "Y" (para los relés RL5 y RL6)
H H L
donde: Para facilitar el análisis del circuito considera-
L=O y H=1 mos cada una de las cuatro combinaciones posibles
con sus dos entradas a y b.
Un circuito NOR tiene como propiedad caracte-
rística el hecho de presentar la salida s = 1 cuando, 1) a → O (L) y b → O (L)
"y sólo cuando", todas sus entradas se encuentran Como las entradas “a” y “b” están en nivel bajo
en "0". En los circuitos con más de dos entradas, la (0 volt o tierra) los relés RL1 a RL4 mantienen sus
propiedad característica, que define el circuito, tam- respectivos contactos A, B, C y D en la posición in-
bién se mantiene. Los símbolos más usuales para dicada en la figura 27. Como consecuencia, RL5
representar un circuito NOR de dos entradas están opera gracias a la presencia del nivel alto aplicado a
representados en la figura 26. él vía los contactos C y D; la operación de RL5 cie-

Circuito Lógico "O EXCLUSIVO" Figura 27


Ya hemos dicho que conviene diferenciar el
operador O (inclusive) visto en la edición anterior
del "O EXCLUSIVO". Para esto, consideremos la
siguiente afirmación: "Mañana iré de compras o al
cine"; con tal afirmación nada me impide ir única-
mente de compras o ir sólo al cine, ¡o bien, ir a los
dos! De hecho: ¡yo no dije que solamente iría a uno
de estos locales de recreación! Tenemos aquí el de-
nominado "O INCLUSIVO" (ya estudiado) el cual,
como vimos, también incluye las dos hipótesis de la
afirmación nombrada: ir de compras y también ir al

11
ELECTRONICA DIGITAL

rra el contacto E, pero la tensión de la batería es in- RL6 el cual cierra su contacto F que, con el contac-
capaz de alcanzar la lámpara porque RL6 se encuen- to E, alimentará LPD1, encendiéndola. La figura 28
tra desactivado y su contacto F abierto. Por lo tanto, muestra el nuevo estado de los contactos A a F. De
la lámpara LPD1 permanece apagada. todo esto, matemáticamente se deduce:
a en 0 (L)
Tenemos entonces: a y b en O (L) → s en O (L) - lámpara apagada.
→ s en 1 (H) - lámpara encendida
b en 1 (H)
2) a → O (L) y b → 1 (H)
Con la entrada b en nivel alto, tanto RL2 como
3) a → 1 (H) y b → O (L)
RL4 operan, pero la conmutación de este último no
Cuando la entrada “a” está en nivel alto, el relé
impide la desactivación de RL5 debido a la presen-
RL1 debe operar y, a través de su contacto A, pro-
cia del contacto C de RL3 que está inactivo. La con-
porciona la debida alimentación al solenoide de
mutación de RL2 envía una tensión al bobinado de
RL6 el cual cierra su contacto F, encendiendo la
lámpara ya que la conmutación de RL3, por el nivel
Figura 28
alto presente en la entrada “a”, no afecta en nada el
comportamiento de RL5, el cual se mantiene activa-
do gracias a la presencia del contacto D de RL4 (la
entrada “b” permanece en estado bajo para el análi-
sis que acabamos de realizar). El circuito equivalen-
te para esta otra condición se muestra en la figura
29. Podemos escribir:

a en 1 (H)
→ s en 1 (H) - lámpara encendida
b en 0 (L)

Figura 29 4) a → 1 Z (H) y b → 1 (H)


El nivel alto en ambas entradas hace operar a am-
bos relés RL1 y RL4. La conmutación de RL1 y RL2
hacen que RL6 también opere, cerrando parcialmen-
te, el vínculo de alimentación para la lámpara. En
este caso, tanto RL3 como RL4 están energizados y
el solenoide de RL5 no recibe alimentación por lo
que su contacto E permanece en la condición de re-
poso (abierto), con lo cual la salida toma el estado
"0", es decir, la lámpara permanece apagada. La fi-
gura 30 muestra la posición de los contactos A a F
bajo estas condiciones. Matemáticamente:
Figura 30
Si a en 1 (H) y b en 1 (H)
entonces s en o (L)→ lámpara apagada

La tabla verdad del circuito lógico "O EXCLUSI-


VO" se reduce a:

ENTRADA SALIDA
a b s
0 0 0
0 1 1
1 0 1
1 1 0

12
LECCION 1

En términos de tensión, la tabla se traduce como: Figura 31

ENTRADA SALIDA
a b s
L L L
L H H
H L H
H H L
donde: En térmi- Figura 32
L=O y H=1 nos de tensión,
la tabla se tra-
A partir de las tablas que anteceden, extraemos la duce como:
siguiente propiedad característica del operador "O
EXCLUSIVO": su salida se presenta en O cuando, ENTRADA SALIDA
"y sólo cuando", las entradas sean iguales entre sí (o a b s
ambas iguales a 0 o ambas iguales a 1). Esta propie- L L H
dad permite usar combinaciones de estos circuitos L H L
para efectuar sumas de números, como es el caso de H L L
las calculadoras. H H H
En resumen, el circuito "O EXCLUSIVO" está donde:
formado por una compuerta Y, una O y una NAND L=O y H=1
(NO + Y) conectadas entre sí como se muestra en el
circuito de la figura 27. El circuito lógico presenta- El circuito "NOR EX" también es conocido co-
do por la figura 31 muestra la debida interconexión mo "EX NOR", término originado en la expresión
de estos tres operadores básicos para formar el cir- "EXCLUSIVO NOT OR", de procedencia inglesa,
cuito analizado. y se acostumbra representarlo gráficamente por el
El símbolo del circuito O EXCLUSIVO más utili- símbolo mostrado en la figura 35. Existen otros
zado está representado en la figura 32. La figura 33 símbolos de este operador lógico, como podemos
muestra dos símbolos más, bastante difundidos. Es ver por la figura 36.
costumbre, para simplificar, designar el circuito que Podríamos continuar
estamos analizando como "O EX", en idioma inglés con la equivalencia de cir-
se lo llama "EXCLUSIVE OR" o abreviadamente cuitos lógicos digitales bá-
"EX OR", expresión ésta de uso bastante difundido sicos, pero lo dado resulta Figura 33
en nuestro idioma. suficiente para que pueda
Así como a las salidas de los operadores O e Y aplicar sus propios razona-
fueron asociados circuitos de negación para formar mientos.
sus respectivos complementarios NOR y NY (o
Figura 34
NAND), también en este caso podremos asociar un
circuito de negación a la salida del circuito "O EX",
dando origen al denominado circuito lógico "NO O
EXCLUSIVO" (figura 34) o abreviado "NOR EX".
Los resultados correspondientes al análisis de la
compuerta "NOR EX" están resumidos en las tablas Figura 35
siguientes:

ENTRADA SALIDA
a b s
0 0 1 Figura 36
0 1 0
1 0 0
1 1 1

13
ELECTRONICA DIGITAL

Correspondencia entre Operadores Lógicos ENTRADA SALIDA


e s
Prácticamente, cualquier circuito lógico básico L H
puede obtenerse de otro (u otros) circuito lógico H L
también básico. Tener conocimiento de esa técnica donde siempre, a = b.
es bastante útil, principalmente cuando realizamos
desarrollos prácticos y en un determinado momen- Este mismo razonamiento aplicaremos para las
to no disponemos, por ejemplo, de un operador otras dos variantes de la figura 37.
NAND que se hace necesario para proseguir las ex-
periencias y/o montaje del circuito experimental. - Para el NOR (figura 37-B)
Adquirir el componente en el mercado no siempre Por las mismas razones expuestas arriba, extrae-
es la solución más adecuada y en algunos casos mos las dos posibilidades ocurridas de entrada (a = b)
puede ser imposible, por lo menos en el día. de la tabla verdad de la puerta lógica NOR, luego:

Obtención de un Circuito Lógico ENTRADA SALIDA


de Negación (circuito "NO") a b s
El circuito lógico "NO" (o "NOT") se puede ob- 0 0 1
tener a partir de cualquier operador lógico del tipo 1 1 0
NAND, NOR o incluso EX NOR, ya que a la sali-
da de estos tres operadores lógicos se asocia un in- o también:
versor, el cual se aprovechará para nuevas oportuni-
dades. ENTRADA SALIDA
La figura 37 muestra la forma de proceder, que e s
consiste en interconectar todas las entradas de cada L H
uno de los operadores entre sí, a fin de obtenerse el H L
circuito de negación. Veamos si los tres circuitos
presentados realizan la función lógica de comple- Quedando comprobado que el circuito de la fi-
mentación, y esto se consigue verificando si la tabla gura 37-B realiza la función de negación.
de verdad de cada uno de estos circuitos es igual a
la del circuito lógico "NO". - Para el NOR EX (figura 37-C)
De forma análoga tendremos las tablas verdad
- Para el NAND (figura 37-A) de abajo, extraídas del circuito NOR EX:
Las en-
tradas a y b ENTRADA SALIDA
del operador a b s
siempre asu- 0 0 1
men el mis- 1 1 0
mo estado (0
o también:
Figura 37 ó 1) porque
las mismas ENTRADA SALIDA
están interconectadas entre sí para propiciar la úni- e s
ca entrada "e" del operador NO. De acuerdo con la L H
tabla verdad del NAND, extraemos las dos únicas H L
posibilidades que pueden ocurrir:
También se demuestra que un operador NOR
ENTRADA SALIDA EX, cuyas entradas estén interconectadas entre sí,
a b s como ilustra la figura 37-C, se transforma en un cir-
0 0 1 cuito de negación o complementación.
1 1 0 Las consideraciones que anteceden también son
válidas en los casos donde el número de entradas
o también: sea superior a dos.

14
E VALUACION DE LA LECCION Nº1

Ud. puede rendir un test de evaluación de esta lección que, al aprobarlo, le permitirá obtener un Diploma avalado por el Club Sa-
ber Electrónica. Para realizar el examen tiene que haber adquirido esta obra, ya que antes de efectuarlo se le harán algunas pre-
guntas relacionadas con las páginas de este texto. Para contestar este cuestionario, ingrese a nuestra página: www.webelectroni-
ca.com.ar, haga click en el ícono password e ingrese la clave: eledigi; se desplegará una ventana con los títulos de las 5 lecciones
del curso (nivel 1), siga los pasos indicados. Para contestar el cuestionario deberá hacer click en una y sólo una de las casillas que
hay debajo de cada pregunta y cuando termine deberá clicar sobre el botón “enviar”. Si contestó bien 7 o más preguntas, habrá
aprobado la lección. Sólo podrá realizar el examen una única vez, si no aprueba deberá enviar un mail al moderador del curso pa-
ra que se le habilite una nueva oportunidad. Una vez que Ud. haya aprobado los Tests de Evaluación de las 5 lecciones, podrá im-
primir un Certificado de Aprobación del Curso que posee un número único e irrepetible que acredita la autenticidad del mismo.

1 LA DIFERENCIA FUNDAMENTAL ENTRE UNA SEÑAL DIGITAL Y OTRA ANALOGICA ES:


Que en la analógica la frecuencia cambia constantemente.
Que la señal digital no puede tomar niveles negativos de tensión.
Que en la sennal digital los niveles de tensión tienen una variación abrupta.

2 UN CIRCUITO INTEGRADO DIGITAL ES:


Un circuito lineal.
Un circuito no lineal.
Un componente pasivo de dos estados.

3 EN UN CIRCUITO INTEGRADO AND LA SALIDA TOMA VALOR LOGICO ALTO CUANDO:


Ambas entradas están en estado alto.
Ambas entradas están en estado bajo.
Una entrada está en estado bajo y la otra en estado alto.

4 EN UN CIRCUITO INTEGRADO OR LA SALIDA TOMA VALOR LOGICO ALTO CUANDO:


Siempre que ambas entradas están en estado alto.
Siempre que ambas entradas están en estado bajo.
Al menos una entrada está en estado alto.

5 EN UN CIRCUITO INTEGRADO NOT LA SALIDA TOMA VALOR LOGICO ALTO CUANDO:


No hay tensión de entrada.
La tensión de entrada es un “0”
La tensión de entrada es un “1”

6 EN UN CIRCUITO INTEGRADO NO-Y LA SALIDA TOMA VALOR LOGICO ALTO CUANDO:


Siempre que al menos una entrada esté en “0”
Siempre que al menos una entrada esté en “1”
Al menos una entrada esté en “1”

7 EN UN CIRCUITO INTEGRADO NO-O LA SALIDA TOMA VALOR LOGICO ALTO CUANDO:


Por lo menos una entrada esté en estado bajo.
Todas las entradas estén en estado bajo.
Todas las entradas estén en estado bajo.

8 EN UNA COMPUERTA DIGITAL O-EXCLUSIVA, LA SALIDA TOMA ESTADO “1” CUANDO


Al menos una entrada tiene estado “0”
Al menos una entrada tiene estado “1”
Las tensiones de las entradas tienen niveles lógicos diferentes.

9 UNA COMPUERTA NAND DE DOS ENTRADAS PUEDO OBTENERLA A PARTIR DE:


Una compuerta OR de dos entradas con compuertas NO en sus entradas.
Una compuerta NOR de dos entradas con compuertas NO en sus 2 entradas.
Una compuerta Y de dos entradas con compuertas NO en sus entradas.

10 Puedo obtener una compuerta NO a partir de:


Una compuerta AND con sus entradas unidas.
Una compuerta NOR con sus entradas unidas.
Una compuerta XOR con sus entradas unidas.

15