Está en la página 1de 83

UANL

FIME

Laboratorio de Electrnica Analgica II


M.C. Jos ngel Castillo Castro

Entrega de Reportes Finales


Pedro Misael Martnez Aguirre
1454791
Martes N4 Brigada:218
22/11/2011

EXPERIMENTOS
DE
ELECTRONICA II

EXP201

AMPLIFICADOR DE POTENCIA CLASE B

EXP202

AMPLIFICADOR DE POTENCIA CLASE AB

EXP203

ARREGLO DARLINGTON

EXP204

REGULADOR DE VOLTAJE SERIE

EXP205

RESPUESTA DE LOS AMPLIFICADORES A LA


BAJA FRECUENCIA

EXP206

RESPUESTA DE LOS AMPLIFICADORES A LA


ALTA FRECUENCIA

EXP207

REGLAS DE FUNCIONAMIENTO EN OP-AMPS

EXP208

CONVERTIDOR DE VOLTAJE A CORRIENTE

EXP209

AMPLIFICADORES INTEGRADOR Y
DIFERENCIADOR NO INVERSOREXP210
AMPLFICADOR DIFERENCIAL

AMPLIFICADOR DE POTENCIA CLASE B


I. OBJETIVOS.

Comprobar el comportamiento de un amplificador de potencia de simetra


complementaria clase B.
Observar el fenmeno de la distorsin de cruce por cero.
Determinar el rendimiento mximo.
II. LISTA DE MATERIALES
1
Osciloscopio
1
Generador de Seales
1
Fuente de alimentacin
1
Transistor NPN 2N3904
1
Transistor PNP 2N3906
1
Resistencia 100 , 1W
III.- CIRCUITO DEL EXPERIMENTO.

Figura 1. Amplificador de potencia simtrica clase B

IV.- TEORIA PRELIMINAR


El amplificador de potencia clase B usa un transistor para amplificar la porcin
positiva de la seal de entrada (Q1, en el circuito de la figura No. 1) y otro
transistor (Q2), para amplificar la porcin negativa.
El amplificador de simetra complementaria de la figura No. 1, tiene las siguientes
caractersticas:

La ganancia de voltaje es ligeramente menor que la unidad. Es decir,


Vo < Vi

La amplitud mxima posible del voltaje de salida es ligeramente menor a la


magnitud del voltaje de la fuente de alimentacin.
VLM < VCC

Los transistores Q1 y Q2 conducen slo hasta que el voltaje de entrada es mayor


a 0.6 V, por lo que la seal de salida presenta una distorsin en el cruce por cero.

La potencia en la carga se puede determinar con la ayuda de la siguiente


ecuacin:
1V2LM
PL= _____
2 RL

Si se mide la corriente promedio o de CD suministrada por las fuentes (ICC, IEE)


de alimentacin, es factible calcular la potencia suministrada:
PCC = VCC ICC + VEE IEE

El rendimiento del amplificador es menor del 50% y se puede calcular de la


siguiente manera:
= PL/PCC

V.- PROCEDIMIENTO
1. Implementar el circuito amplificador de simetra complementaria clase B de la
figura No. 1
2. Aplique una seal senoidal de 100 Hz y 3 Vp-p, sin componente de CD (offset
igual a cero). Observe en el osciloscopio las formas de onda de las seales de
entrada y salida simultneamente.
3. Dibuje las formas de onda de las seales de entrada y salida. Mida y tome nota de
las amplitudes y observe el fenmeno de la distorsin de cruce por cero.
Vo = 2.2 volts
Vi = 3 volts
4. Incremente la magnitud de la seal de entrada, hasta que la salida empieza a
distorsionarse (justo antes).
5. Tome lectura del valor del voltaje mximo de salida
Vlm = 5.3 volts
6. Use el multmetro digital en modo de volts de CD y mida las cadas en las
resistencias RC1 y RC2.
VRC1 = 6 volts
VRC2 = 6volts
Estos valores representan el voltaje promedio y permitirn calcular la corriente promedio
de las fuentes de alimentacin.
ICC = VRC1
RC1

IEE = VRC2
RC2

EXP201-4
FIME, Depto. De Electrnica

VI.- REPORTE.

Aqu se muestra una simulacin del circuito en software con sus respectivas medidas de
lectura de voltaje pico a pico, se puede observar que el circuito se recorta cuando pasa
por cero.

AMPLIFICADOR DE POTENCIA CLASE AB

I. OBJETIVOS.

Comprobar el funcionamiento de un amplificador de potencia de simetra


complementaria clase AB.
Reducir el efecto de la distorsin de rea por error.
Determinar el rendimiento mximo.

II. LISTA DE MATERIAL Y EQUIPO.


1

Osciloscopio

Generador de Seales

Fuente de alimentacin

Transistor NPN 2N3904

Transistor PNP 2N3906

Resistencias de 1K, W

Resistencias de 10, W

Resistencia de 100, 1 W

Potencimetro lineal de 100

Diodos 1N914

Capacitores de 10F, 50V


EXP202-1
FIME, Depto. De Electrnica

III.- CIRCUITO DEL EXPERIMENTO.

Figura 1. Amplificador de Simetra complementaria Clase AB.

EXP202-2
FIME, Depto. De Electrnica.

IV.- TEORIA PRELIMINAR

La desventaja del amplificador del experimento anterior es que crea distorsin de


cruce por cero. Para reducir la distorsin, cada unin base-emisor puede ser ligeramente
polarizada en forma directa, usando un circuito como el de la figura No. 1 de este
experimento. El divisor de voltaje en este circuito alimenta un pequeo voltaje que
polariza directamente a cada una de las bases. Las resistencias RE1 y RE2 en los
emisores ayudan en la reduccin de la distorsin introduciendo una retroalimentacin
negativa. Este amplificador es menos eficiente que el amplificador clase B porque ningn
transistor llega a corte completamente. Una operacin de esta forma se le denomina clase
AB.

El circuito del amplificador de la figura No. 1 se alimenta con una sola fuente de
alimentacin y el capacitor de acoplamiento C3 evita que el voltaje de CD aparezca en la
carga. La resistencia RC1 solo se usar con propsitos de medicin indirecta de la
corriente de la fuente de alimentacin.

EXP202-3
FIME, Depto. De Electrnica
V.- PROCEDIMIENTO.

1.- Implementar el circuito amplificador de simetra complementaria clase AB de la


figura. Ajuste la resistencia RD a un valor aproximado de 33.

2.- Aplique una seal senoidal de 1000 Hz y 3 Vp-p. Observe en el osciloscopio las
formas de onda de las seales de entrada y de salida simultneamente.

3.- Ajuste con el potencimetro hasta ver que la distorsin de cruce por cero desaparezca.

4.- Dibuje las formas de onda de las seales de entrada y de salida. Mida y tome nota de
las amplitudes:

Vo = _____5.5V__________
Vi = _______2.2V________

5.- Incremente la magnitud de la seal de entrada hasta que observe que la salida
empieza a distorsionarse, justo antes.

6.- Tome lectura del valor del voltaje mximo de salida.

VLM = ______3.5V________

7.- con el multmetro digital mida el voltaje de CD en las terminales de la resistencia RC1.

VRC1 = ______1.7V________

Este valor le permita calcular la corriente promedio suministrada por la fuente VCC.

ICC = VRC1
RC1

EXP202-4
FIME, Depto. De Electrnica

VI.- REPORTE.

1.- Determine la ganancia de voltaje del amplificador usando los resultados del paso 4 del
procedimiento.

2.- Explique como fue posible la eliminacin de la distorsin de cruce por cero.
Mediante la retroalimentacin negativa de las resistencias de los emisores.

3.- Determine la potencia mxima en la carga. Use el resultado del paso 6 del
procedimiento.

4.- Use el resultado del paso 7 del procedimiento para determinar la corriente promedio
suministrada por la fuente de alimentacin VCC.

5.- Calcule la potencia suministrada.

)(

6.- Determine el rendimiento del amplificador.

EXP202-5
FIME, Depto. De Electrnica

EXP203

ARREGLO DARLINGTON

I.- OBJETIVOS.

Demostrar el uso de un arreglo darlington en una configuracin colector-comn


como acoplador de impedancias.
Comprobar el funcionamiento de amplificadores directamente acoplados.

II.- LISTA DE MATERIAL Y EQUIPO.

Osciloscopio

Generador de seales

Multmetro digital

Fuente de Alimentacin

Transistores NPN 2N3904

Resistencia de 12 K, 1/2 W

Resistencia de 100 K, W

Resistencia de 10 K, W

Resistencia de 1 K, W

Resistencias de 470, W

Capacitores de 10F

EXP203-1
FIME, Depto. De Electrnica

III. CIRCUITO DEL EXPERIMENTO.

Figura 1.

EXP203-2
FIME, Depto. De Electrnica.

IV.- TEORA PRELIMINAR.

El amplificador de la figura No. 1, consiste de dos etapas. La primera es un EC y


la segunda un CC con arreglo Darlington. Las etapas se encuentran directamente
acopladas. El amplificador EC tiene una ganancia dada aproximadamente por la relacin:

AV -RC
RE

Es decir, -10 o menos. Si conectramos la carga RL = 470 directamente en la salida del


EC, esta ganancia se reduce a un valor menor que la unidad, debido al efecto de carga.

AV -RC * RL
RE*(RC+RL)

La solucin al problema anterior consiste en agregar una etapa adicional consistente en


un amplificador colector comn con un arreglo Darligton cuyas caractersticas
sobresalientes son:

o
o
o
o
o

Muy alta resistencia de entrada


Muy alta ganancia de corriente
Ganancia de voltaje cercana a la unidad
No hay inversin de fase
Baja impedancia de salida

La solucin anterior permite conectar cargas de bajo valor a etapas de amplificacin con
resistencias de salida muy altas.

EXP203-3
FIME, Depto. De Electrnica

V.- PROCEDIMIENTO.

1.- Implementar el circuito de la figura No. 1

2.- Medir el punto de operacin, tomando lectura de los siguientes voltajes de CD. Use el
multmetro digital en la escala adecuada.

VCC = ____11.99V____

VB2 = ______5.4V______

VC1 = _____5.36V______

VE2 = ______4.9V______

VB1 = _____1.24V______

VC3 = ______11.98V____

VE1 = _____0.63V______

VB3 = _______4.91V____

VC2 = _____11.99V_____

VE3 = _______4.24V____

3.- Compruebe que el circuito est bien polarizado chocando que se cumplan las reglas
de polarizacin.

VB1 VE1 + 0.6


VC1 VB1

VB2 VE2 + 0.6


VC2 VE2

VB3 VE3 + 0.6


VC1 VCC

VC1 VE1
VC3 VE3

Si no se cumplen, revisar las conexiones, checar los transistores y repetir los pasos 2 y 3
nuevamente.

4.- Aplique en la entrada una seal senoidal de 5 KHz y 200 mVp-p. Desconecte en el
punto B el arreglo Darlington.

5.- Observe en el osciloscopio las seales en la entrada (A) y en la salida EC (B). Tome
lectura de los voltajes:

Vo = ___1980mV__________
Vi = ____200mV___________

6.- Ahora conecte como carga entre el punto B y tierra una resistencia de 470 a travs
de un capacitor de 10 F. Mida las amplitudes de los voltajes de entrada y de salida.
Vo = ___43mV____________
Vi = ___2OOmV____________

7.- Desconecte el capacitor y la resistencia de carga de 470 del punto B, y conecte a B


el arreglo Darlington para obtener nuevamente el circuito original.

8.- Observe en el osciloscopio las seales en la entrada (A) y en la salida del colector
comn (C). Tome lectura de los voltajes.

Vo = __1980mV_____________
Vi = ____200mV___________
EXP203-4
FIME, Depto. De Electrnica
VI.- REPORTE.

1.- Determine analticamente el punto de operacin del circuito de la figura No. 1.


considere lo siguiente:

Para determinar el punto de operacin Q1, considere IB2 0.


Para Q1 determine: RB, VBB, ICQ, VC1, VB1, VE1.

(
(

)
)

Para determinar el punto de operacin de Q2, considere la ecuacin:


VC1 = 2VBE + ICQ2*RL.

2.- Usando los resultados obtenidos en el paso 2 del procedimiento, determine


indirectamente los valores de las corrientes ICQ1 e ICQ3. Use las resistencias y el voltaje
del emisor para determinarlas.

3.- Compare los valores tericos prcticos de la corriente ICQ1 e ICQ3.

4.- Determine analticamente la ganancia de voltaje del amplificador EC de la figura No. 1.


No considere la etapa del arreglo Darlington.

)( )

5.- Determine la ganancia de voltaje del amplificador EC sin carga usando los resultados
del paso 5 del procedimiento.

6.- Determine la ganancia del amplificador EC con la carga de 470 usando los
resultados del paso 6 del procedimiento.

7.- Determine la ganancia de voltaje total del amplificador, usando los resultados del paso
8 del procedimiento.

EXP203-5
FIME, Depto. De Electrnica

EXP204

REGULADOR DE VOLTAJE SERIE

I.- OBJETIVOS.

Disear un regulador de voltaje serie ajustable


Comprobar el funcionamiento del regulador.
Medir la resistencia de salida del regulador
Medir el por ciento de regulacin de lnea.
Comprobar el funcionamiento del circuito de proteccin contra cortocircuito.

II.- LISTA DE MATERIAL Y EQUIPO.

Resistencia de 330, 3W

Resistencia de 220, 3W

Resistencia de 150, 3W

Resistencia de 100, 3W

Multmetro digital

Fuente de alimentacin

JFET 2N5951

Amplificador operacional UA741

Diodo Zener 5.2V, 1W

Capacitor de 0.1F, 50V

Potencimetros de 10 K

Resistencia de 4.7, 3W

Resistencia de 4.7 K, W

Resistencia de 47 K, W

Resistencia de 1 K, 3W

Resistencia de 680, 3W

Resistencia de 470, 3W

EXP204-1
FIME, Depto. De Electrnica.

III.- CIRCUITO DEL EXPERIMENTO.

Figura 1. Regulador de voltaje serie

NOTA: el valor de RL es: 470, 220 y 100.

EXP204-2
FIME, Depto. De Electrnica.

IV. TEORA PRELIMINAR.

Partes Fundamentales:

Las partes fundamentales de un regulador serie como el de la figura No. 1, son las
siguientes:

La red de muestreo de voltaje formada por las resistencias Ra, Rb y el


Potencimetro de 10 K.
La fuente de voltaje de referencia est formada por el diodo zener DZ, el transistor
de efecto de campo (JFET) J1, el potencimetro RF y el condensador C1.
El amplificador de error de ste circuito lo constituye el amplificador operacional de
propsito general 741.
El transistor de paso Q1, que es un transistor de potencia NPN de silicio (en este
circuito el 2N3055).
Un circuito limitador de corriente formado por el transistor NPN de silicio Q2
(2N3904) y la resistencia RSC que muestra la corriente de salida del regulador.

Expresin del voltaje de salida.

En donde el factor de retroalimentacin depende de las resistencias ajustables R1


y R2.

= _____R1______
R1 + R2

El voltaje de salida del regulador puede aproximarse al voltaje de salida del


amplificador de error, es decir:

Vo A (Vz - Vf)

En donde:

A = Ganancia de lazo abierto del amplificador operacional


Vz = Voltaje del diodo zener o de referencia.

Sustituyendo el valor de Vf y despejando Vo, se obtiene

Vo = ____AVz___
1 + A

EXP204-3
FIME, Depto. De Electrnica

como la ganancia del amplificador es extremadamente alta (A=100,000) resulta

Vo = Vz

o bien

Vo = Vz (R1 + R2)
R1

La expresin del voltaje de salida del regulador serie es la siguiente:

V0 = R1 + R2 (VREF)
R1

En donde:

R1 = Ra + fraccin de Rpot y
R2 = Rb + fraccin de Rpot para el caso del circuito de la figura 1.

Procedimiento de diseo del Regulador Serie.

1. Especificar los datos del regulador. En nuestro experimento, deseamos un


regulador con las siguientes caractersticas:
V0 = 5 a 15 V Salida ajustable
I0 = 100 mA

Corriente Nominal

ISC = 120 mA

Corriente de cortocircuito

2. Seleccin de voltaje de entrada no regulado. Debe de seleccionarse 2 3V arriba


del voltaje de salida mximo para asegurar que Q1 est en la regin activa,
entonces:
Vimin = 15 + 3 = 18 V
Considrese un voltaje
nominal

Vi = 20

2V

3. Seleccin de voltaje de referencia del diodo Zener y del transistor JFET. El VREF
debe de ser menor que el voltaje de salida mnimo.
VREF V0min = 5V

Seleccionamos VREF = 1.2 V


Seleccionamos un diodo Zener cuyo voltaje sea mayor que VREF , tal como:
VZ = 5.2V

EXP204-4
FIME, Depto. De Electrnica

4. Clculo de las resistencias Ra y Rb.


De la frmula del voltaje de salida del regulador se tiene que el voltaje de salida es
mximo cuando:

R2 = Rb + 10

R1 = Ra

Por lo tanto,
V0mx = Ra + Rb + 10 (VREF) = 15 V
Ra
Mientras que el voltaje de salida es mnimo cuando:
R1 = Ra + 10

R2 = Rb

As que:
V0 mn = Ra + Rb + 10 (VREF) = 5 v
Ra + 10

De estas dos ltimas expresiones se encuentra que Ra = 5 K y


Rb = 47.5 k, por lo tanto se selecciona Ra = 4.7 K y Rb = 47 K, de
0.5W.
5. Seleccin del transistor de potencia Q1. La potencia disipada por el transistor Q1
est dada por:
P = VCE * IC

o bien

P = (Vi - Vo)* ISC

Este elemento debe ser capaz de disipar la potencia duranteun cortocircuito


(V0 = 0), entonces:
P = Vi * ISC sustituyendo valores P = (20)*(0.12) = 2.4 W

6. Seleccin del transistor Q2 y la resistencia limitadora RSC . El transistor Q2 se


enciende cuando el voltaje entre base y emisor es igual a 0.6V, este voltaje es
igual a la cada de RSC provocada por la corriente de cortocircuito.
RSC = VBE = 0.6 = 5
ISC

Seleccionar 4.7 , 1W,

0.12

La corriente mxima en Q2 es ligeramente menor que la corriente de


cortocircuito del amplificador 741, aproximadamente 25 mA. Por lo que el transistor
NPN 2N3904 es una buena seleccin.

EXP 204-5
FIME, Depto. De Electrnica

V.- PROCEDIMIENTO

1. Implementar el circuito regulador serie de la figura 1. La resistencia de carga es


variable, inicie con un valor de 1 K. El voltaje de entrada ajstelo a su valor
nominal de 20 V.
2. Ajuste el voltaje de referencia VREF a un valor de 1.2 V. Mida el voltaje de
salida del amplificador operacional para checar que no esta saturado ( se sabe
que esta saturado si mide cerca del voltaje de entrada). De ser as revise las
conexiones, ceque el transistor, amplificador operacional y realice nuevamente los
pasos 1 y 2.
3. Ajuste Rpot para obtener el voltaje de salida mnimo y registre su valor:
V0 mn = _____5.4 V__________
4. Ajuste Rpot para obtener el voltaje de salida mximo y registre su valor:
V0 mx = _______15.5 V________
5. Con el propsito de medir la resistencia de salida del regulador, proceda de la
siguiente manera:

El voltaje de entrada Vi se mantendr en su valor nominal de 20 V.


Ajustar Rpot para obtener un voltaje de 10 V con RL = 1 K.
Completar la siguiente tabla:
RL
1 K
680
470
150
100

V0
10 V
10.2 V
10.14 V
10.6 V
10.8 V

I0 = V0 / RL
0.01 F
0.014
0.07155
0.067
0.101

6. Con el propsito de medir el % de regulacin de lnea, proceda de la siguiente


manera:

Inicialmente ajuste para Vi = 20 V


Ajuste el voltaje de salida a 10 V
Fije la resistencia de carga en un valor para corriente nominal (100 mA), es decir,
RL = 100 .

Complete la siguiente tabla:


Vi

IL = V0 / 100

V0

18 V

0.7

0.1

19 V

8.5

0.1

20 V

9.3

0.1

21 V

9.7

0.1

22 V

10

0.1

7. Con el propsito de medir la corriente de cortocircuito, realice lo siguiente:

Ajuste el voltaje de entrada Vi a 20 V.


Coloque una resistencia de 10 , 1 W como carga para crear un cortocircuito y
medir la corriente indirectamente.
Mida el voltaje de CD en la resistencia de carga de 10 con el multmetro digital.
VRL = ______1.85 V_________

Elimine el cortocircuito y observe que el voltaje de salida regresa a su valor


normal.

EXP204-7
FIME, Depto. De Electrnica
VI.- REPORTE.

1. Grafique el comportamiento del voltaje de salida V0 contra la corriente de carga


I0. Use los datos de la tabla del paso 5 del procedimiento.

VOLTAJE DE SALIDA (Vo)


10.9
10.8
10.7
10.6
10.5
10.4

Valores Y

10.3
10.2
10.1
10
9.9
0

0.02

0.04

0.06

0.08

0.1

0.12

2. De la grfica anterior determine los cambios totales en el voltaje y la corriente de


salida.

V0 = ___0.12 V____________
I0 = ___0.091 mA____________

3. Con el resultado anterior calcule la resistencia de salida del regulador. Debe ser
un valor pequeo:

R0 = V0 =1.3
I0

4. Grafique la curva de regulacin, es decir el comportamiento del voltaje de salida con


respecto al voltaje de entrada Vi. Use los datos de la tabla del paso 6 del procedimiento.

VOLTAJE DE SALIDA
12
10
8
6

Valores Y

4
2
0
0

10

15

20

25

5. De la grfica anterior determine los cambios totales en los voltajes de entrada y salida.

V0 = ____0.06___________
Vi = ____0.02___________

EXP204-8
FIME, Depto. De Electrnica.

6. Determine el % de regulacin de lnea sabiendo que:


factor de regulacin = % cambio de voltaje en carga
% cambio de voltaje en lnea

factor de regulacin =

En donde:

Vo nominal = 10V

V0

Vinominal

Vi

V0nominal

Vi nominal = 20V

7. Determine el valor de la corriente de cortocircuito medida indirectamente en el paso 7


del procedimiento.

EXP204-9
FIME, Depto. De Electrnica

RESPUESTA DE LOS AMPLIFICADORES A LA BAJA FRECUENCIA

I. OBJETIVOS.

Graficar el comportamiento de la ganancia con respecto a la frecuencia.


Medir la frecuencia de corte de un amplificador emisor comn.
Medir las frecuencias de corte debidas a cada uno de los capacitores externos.
Graficar el comportamiento de la impedancia de entrada con respecto a la
frecuencia.

II. LISTA DE MATERIAL Y EQUIPO.


1

Fuente de Alimentacin

Osciloscopio

Generador de seales

Transistor NPN 2N3904

Resistencia de 82 K, W

Resistencia de 15 K, W

Resistencia de 5.6 K, W

Resistencia de 3.3. K, W

Resistencia de 1.5 K, W

Resistencia de 100 , W

Capacitor 0.12 F, 50 V

Capacitor 0.27 F, 50 V

Capacitor 4.7 F, 50 V

Capacitores 100 F, 50 V

III.- CIRCUITO DEL EXPERIMENTO.

Figura 1. Respuesta a la baja frecuencia de un EC

IV.- TEORIA PRELIMINAR.

Debido a que la impedancia de los Capacitores externos se incrementa a medida que la


frecuencia de la seal disminuye, la ganancia de voltaje de un amplificador con
acoplamiento capacitivo decrece. En el circuito de la figura 1 los capacitores de
acoplamiento C1 y C2 provocan cadas de voltaje muy considerables a bajas frecuencias,

mientras que el capacitor de desacoplamiento del emisor Ce no acta como un


cortocircuito para la resistencia Re.
Se define rango de frecuencias medias aquel en donde la frecuencia es tal que los
capacitores externos actan como cortocircuito y por lo tanto, la ganancia de voltaje del
amplificador es constante y su valor se denomina Am.

El rango de frecuencias en donde la ganancia decrece con la disminucin de la frecuencia


se le llama rango de bajas frecuencias.

La frecuencia de corte inferior es el valor de la frecuencia a la cual la ganancia disminuye


al 0.707 de Am.

Las siguientes ecuaciones pueden ser empleadas para la frecuencia de corte inferior,
debida a cada capacitor actuando independientemente.

f1(C1) =

1
2 Rin Rs C1

f2 (C2) =

1
2 R0 R1C 2

fe(Ce) =

1
2 Re q * Ce

En donde:
Rin = Rb// hie hfe 1R' e
Ro = Rc
Req = Re// hie R' e Rs // Rb

hfe

La frecuencia de corte inferior f1 del amplificador ser la mayor de las tres


(suponiendo que sus valores estn muy separados).

NOTA: En los experimentos se pretende comprobar los fundamentos tericos. Por tal
razn, los circuitos se disearon para manejar poca ganancia de voltaje.

V.- PROCEDIMIENTO.
1. Armar el circuito amplificador emisor comn de la figura 1. Observe la polaridad de los
capacitores electrolticos.
2. Medir los siguientes voltajes de CD, con el propsito de determinar el punto de
operacin.
VCC = 15V
VE = 1.612V

VC =9.651V
VB = 2.341V

Ganancia Am a frecuencias medias


3. Aplicar una seal Vi senoidal de 10 KHz, 200 mVp-p con el generador de seales. En el
osciloscopio observe y mida los voltajes de las seales Vi y V0.
Vi = 200mVp-p

Vo = 1.5Vp-p

Despus de registrar los valores, observe que al variar la frecuencia la magnitud de Vo se


mantiene constante.

Ganancia contra Frecuencia.

4. Disminuya la frecuencia de la seal de entrada en un rango de 10 Hz a 10 KHz. Tome


lectura de Vo y Vi para cada frecuencia.

Los valores siguientes se sugieren pero se pueden cambiar por otros.

F (Hertz)

Vi

Vo

Vo/Vi

10K

200mVp-p

1.5Vp-p

5Vp-p

8K

200mVp-p

1.5Vp-p

5Vp-p

5K

200mVp-p

1.5Vp-p

5Vp-p

2K

200mVp-p

1.5Vp-p

5Vp-p

1K

200mVp-p

1.5Vp-p

5Vp-p

800

200mVp-p

1.48Vp-p

7.5Vp-p

600

200mVp-p

1.1Vp-p

5.5Vp-p

400

200mVp-p

1.07Vp-p

5.35Vp-p

300

200mVp-p

0.725Vp-p

3.625Vp-p

200

200mVp-p

0.575Vp-p

2.875Vp-p

100

200mVp-p

.251Vp-p

1.255Vp-p

50

200mVp-p

.124Vp-p

0.62Vp-p

20

200mVp-p

.01Vp-p

.05Vp-p

Frecuencia de corte inferior F1.

5. Determine experimentalmente la frecuencia de corte inferior del amplificador. Para ello,


determine el valor de la frecuencia a la cual la ganancia es el 70.7% de Am.
fL= 35Hz

Frecuencias de corte de cada capacitor.

6. Determine f(C1) reemplazando los capacitores C2 y C3 por valores de 100 F. Aplique


una frecuencia de 2 KHz, mida Vo luego disminuya la frecuenica hasta que Vo disminuya
a un 70.7% de su valor. Mida la frecuencia f(C1).

f(C1) =23Hz
7. Determine f(C2) reemplazando los capacitores C1 y Ce por valores de 100 F. Aplique
una frecuencia de 5 KHz, mida Vo luego disminuya la frecuencia hasta que Vo disminuya
a un 70.7% de su valor. Mida la frecuencia f(C2).
F(C2) =53Hz
8. Determine f(Ce) reemplazando los capacitores C1 y C2 por valores de 100 F. Aplique
una frecuencia de 5 KHz, mida Vo luego disminuya la frecuencia hasta que Vo disminuya
a un 70.7% de su valor. Mida la frecuencia f(Ce).
f(Ce) = 165 Hz

VI.- REPORTE
1. Determine analticamente el punto de operacin del transistor del circuito de la figura 1.
R= 1.5 Volts segn las grficas de operacin del transistor.

2. Determine analticamente la ganancia de voltaje a frecuencia media Am.

R= No poseemos datos suficientes para calcularlo.

3. Determine analticamente la frecuencia de corte provocada por cada capacitor externo


en forma independiente. Cual de ellas es la frecuencia de corte inferior del amplificador?.
R=35 Hz
4. Determina el valor experimental de la corriente de operacin con el resultado del paso 2
del procedimiento.
-Vcc + V= 0

15/55 = Ic

Vcc = IcRc

Ic= 7.72 A

5. Calcule el valor experimental de la ganancia de voltaje a frecuencia media, con los


resultados del paso 3 del procedimiento.
V0/ V1 = 200m Vp-p / 3Vp-p = 0.0667

6. Construya la grfica de la respuesta a la baja frecuencia con los datos de la tabla del
paso 4 del procedimiento. Grafique Vo / Vi contra frecuencia.

Hertz

Vo/vi

Hertz, 1, 10000

Hertz, 2, 8000

Hertz, 3, 5000

Hertz, 4, 2000
Hertz, 5,
10006, 800
Hertz,
Hertz, 7,
600 8, 400
Hertz,
Hertz, 9,
300 10,
Hertz,
20011,12,
Hertz,
100
Hertz,
50
13,
20

7. Seale en la grfica anterior el valor de la frecuencia de corte inferior.


8. Observe los valores obtenidos en los pasos 6, 7 y 8 del procedimiento. Determine cul
es el capacitor que define la frecuencia de corte inferior del amplificador y porqu.
R= El capacitor que determina la frecuencia de corte inferior del amplificador, sera C1,
porque es la que esta directamente en la base del transistor, entonces si C1 llegase a
daarse, ya no funcionaria nada en el circuito.

EXP206
RESPUESTA DE LOS AMPLIFICADORES A LA ALTA FRECUENCIA

I.- OBJETIVOS.

Graficar el comportamiento de la ganancia con respecto a la frecuencia.


Medir la frecuencia de corte.
Medir las frecuencias de corte debidas a las capacitancias shunt.
Demostrar el efecto de la capacitancia Miller en la frecuencia de corte superior.

II.- LISTA DE MATERIAL Y EQUIPO.

Osciloscopio

Fuente de poder

Generador de seales

Transistor NPN 2N3904

Resistencia de 82 K, W

Resistencia de 15 K, W

Resistencia de 5.6 K, W

Resistencia de 3.3 K, W

Resistencia de 1.5 K, W

Resistencia de 100 , W

Resistencia de 560 , W

Resistencia de 56 , W

Capacitor de 100 F

Capacitores de 10 F

Capacitores de 0.001 F

III.- CIRCUITO DEL EXPERIMENTO.

Figura 1. Respuesta a la alta frecuencia de un EC

EXP206-2
FIME, Depto. De Electrnica.

IV.- TEORA PRELIMINAR.

Cuando la frecuencia se incrementa, la impedancia de un capacitor disminuye.


Esto puede ser la causa de que la ganancia de un amplificador disminuya con el
incremento de la frecuencia.

Los transistores tanto bipolares como Fets contienen entre sus terminales unas
capacitancias muy pequeas y estas son las que provocan que en el funcionamiento en
altas frecuencias la ganancia de los amplificadores disminuya, debido a que las
capacitancias se comportan como cortocircuito.

Se define rango de frecuencias medias aqul en donde la frecuencia es tal que los
capacitores externos actan como cortocircuito y las capacitancias internas como circuitos
abiertos por lo que la ganancia de voltaje del amplificador es constante y su valor se
denomina Am.

El rango de frecuencias en donde la ganancia decrece con el incremento d ela frecuencia


se le llama rango de altas frecuencias.

La frecuencia de corte superior es el valor de la frecuencia a la cual la ganancia disminuye


al 0.707 de Am.

Debido a que las capacitancias internas son muy pequeas y por lo tanto difciles de
medir, en el circuito amplificador emisor-comn de la figura 1, se han instalado
capacitancias shunt artificiales con el propsito de investigar la respuesta a la alta
frecuencia del amplificador. Lo anterior permite ganar experiencia en los problemas
asociados con tales capacitancias y sobre todo medir las frecuencias de corte del
amplificador.

Las siguientes ecuaciones pueden ser empleadas para determinar la frecuencia de corte
superior.

fh(CT) =

fh(CCE ) =

En donde:
CT = CBE + CBC 1 gmR' l

Rl = Rl // RC

Rin = Rb // hie

Ro = Rc

1
Rin // Rs CT
2
1
Ro // Rl CCE
2

La frecuencia de corte superior fh del amplificador ser la menor de las dos (suponiendo
que sus valores estn muy separados).

En los experimentos se pretende comprobar los fundamentos tericos. Por tal razn, los
circuitos se disearon para manejar poca ganancia de voltaje y las capacitancias externas
para disminuir la frecuencia de corte superior. La seal de entrada se toma como un
divisor de voltaje con el propsito de atenuar la seal de salida del generador.

EXP206-4
FIME, Depto. De Electrnica.

V.- PROCEDIMIENTO.

Armado el circuito:

1. Armar el circuito amplificador emisor-comn de la figura 1. Observe la polaridad


de los capacitores electrolticos.

Medicin del punto de operacin.

2. Medir con el multmetro digital los siguientes voltajes de CD, con el propsito de
determinar el punto de operacin.
VCC = ______15 V__________

VC = ______9.48 V_________

VE = _______1.5 V_________

VB = _______2.18 V________

Ganancia Am a frecuencias medias.

3. Aplicar una seal de entrada Vi senoidal de 1 KHz, 20 mVp-p, con la ayuda del
generador de seales. En el osciloscopio observe y mida los voltajes de las
seales de entrada y salida Vi y Vo. Observe que al variar ligeramente la
frecuencia la magnitud de Vo se mantiene constante.
Vi = ________20 mV____________
Vo = ______1.8 V______________
Am = ______50 V______________

Ganancia contra frecuencia.

4. Incremente la frecuencia de la seal de entrada en un rango de 1 KHz a 50


KHz. Tome lectura de las amplitudes de los voltajes de entrada y salida Vo y Vi
para cada frecuencia. Los valores siguientes se sugieren pero se pueden cambiar
por otros. Complete la siguiente tabla.

EXP206-5
FIME, Depto. De Electrnica.
F (Hertz)

Vi (mV)

Vo (V)

Vo/Vi (mV)

1K

20

50

2K

16

0.82

51.25

4K

16

0.82

51.25

8K

16

0.82

51.25

9K

16

0.82

51.25

10K

15

0.82

54.6

11K

15

0.82

54.6

12K

15

0.82

54.6

13K

15

0.82

54.6

15K

15

0.78

52

20K

15

0.7

46.6

40K

15

0.58

38.6

50K

14

0.5

35.7

Frecuencia de corte superior fh.

5. Determine experimentalmente la frecuencia de corte superior del amplificador.


Para ello determine el valor de la frecuencia a la cual la ganancia es el 70.7% de
Am.
fh = _____50 KHz_______________

Frecuencia de corte de la capacitancia de entrada CT .

6. Determine el valor de la frecuencia de corte debido al efecto de la capacitancia de


salida f(CT). Remueva del circuito la capacitancia CCE , luego aplique una frecuencia de 1
KHz, mida Vo y enseguida incremente la frecuencia hasta que Vo disminuya a un 70.7%
de su valor. Mida la frecuencia f(CT).

f(CT) = _______40 KHz_____________

7. Determine el valor de la frecuencia de corte debida a la capacitancia de salida f(CCE)


quitando los capacitores CBC y CBE . Aplique una frecuencia de 1 KHz mida Vo luego
incremente la frecuencia hasta que Vo disminuya a un 70.7% de su valor. Mida la
frecuencia f(CCE).

f(CCE) = _________500 KHz___________

8. Determine la frecuencia de corte debida a la influencia de la capacitancia Miller. Quite


las capacitancias CBC y CBE con el propsito de demostrar el efecto relativo de la
capacitancia Miller (debido a CBC) en comparacin con el capacitor de entrada CBE.

f(CM) = _________500 KHz___________

EXP206-6
FIME, Depto. De Electrnica.
VI. REPORTE.

1. Determine analticamente la ganancia de ovltaje Vo/Vi a frecuencia media del


amplificador de la figura 1. El divisor de voltaje no interviene.

2. Determine analticamente las frecuencias de corte provocada por la


capacitancia total CT y de salida CCE , es decir, los valores de f(CT) y f(CCE)
definidos en la teora preliminar. Cul de ellas determina la frecuencia superior
de corte fh.?
(

)(

3. Determine el valor experimental de la ganancia a frecuencia media Am, con los


resultados del paso 3 del procedimiento.

4. Construya la grfica de la respuesta a la alta frecuencia con los datos de la


tabla del paso 4 del procedimiento. Grafique Vo/Vi contra frecuencia.

Valores Y
60
50
40
30
Valores Y
20
10
0
0

10

20

30

40

50

60

5. Seale en la grfica anterior el valor de la frecuencia de corte superior fh.

6. Observe los valores de la frecuencia de corte obtenidas enn los pasos 6, 7 y 8


del procedimiento. Determine cual de ellas es la que define la frecuencia de corte
superior fh y porqu.
( )
(

)(

7. Explique en qu consiste el efecto Miller.


Consiste em igualar impedncias con diferentes voltajes.
8. Construya una tabla comparativa de:

Ganancia de frecuencia media


Frecuencia de corte superior

Para los dos casos siguientes:

Am
583.3
57.7
50

Resultado analtico
Resultado experimental
Fh
1.5 K
42.22 K
50 K

EXP207

REGLAS DE FUNCIONAMIENTO EN OP-AMPS.

I.- OBJETIVOS.

Comprobar experimentalmente las reglas de funcionamiento lneas del


amplificador lineal del amplificador operacional.
Comprobar el funcionamiento de un amplificador inversor bsico.
Comprobar el funcionamiento de un amplificador no inversor bsico.
Medir las ganancias de voltaje de los amplificadores tanto en seal de CD como
de CA.
Utilizar un amplificador no inversor como un buffer de ganancia unitaria.

II.- LISTA DE MATERIAL Y EQUIPO.

Osciloscopio

Generador

Multmetro digital

Fuente de poder

Amplificadores operacionales UA741

Resistencias de 1 K, W

Resistencias de 10 K, W

Resistencia de 4.7 K, W

Potencimetro de 1 K de precisinEXP207-1
FIME, Depto. De Electrnica.

III.- CIRCUITO DEL EXPERIMENTO.

Figura 1. Amplificadores lineales

EXP207-2
FIME, Depto. De Electrnica.
IV.- TEORA PRELIMINAR.

Las reglas del funcionamiento lineal del amplificador operacional son dos:

El voltaje de la terminal inversora automticamente se iguala al voltaje de la


terminal no inversora. Debido a la retroalimentacin negativa.
Las corrientes en terminales de entrada son igual a cero para todo fin prctico.
Esto es debido a la alta resistencia de entrada del amplificador.

Las reglas se cumplen mientras exista una retroalimentacin y el voltaje de salida del
amplificador sea menor que el de saturacin.

La etapa formada por el amplificador X1 y las resistencias R1, R2 y R3 de la figura 1,


corresponde a un amplificador inversor bsico, la expresin del voltaje de salida est dada
por:

VD =

R2
VA
R1

La segunda etapa integrada por el amplificador X2 y las resistencias R4, R5 y R6


forman un amplificador bsico. La expresin de su voltaje de salida es:

VG = 1

R6
VD
R5

Finalmente, el amplificador X3 est como un amplificador no inversor de ganancia


unitaria, con una expresin de voltaje de salida dada por:
VI = VH

EXP207-3
FIME, Depto. De Electrnica.

V.- PROCEDIMIENTO.

1. Implementar el circuito de la figura 1.


2. Para comprobar el funcionamiento del buffer, use el multmetro digital para medir
voltajes de CD en los puntos de H e I del circuito X3. Complete la siguiente tabla
ajustando el valor del voltaje VH mediante el potencimetro RP.

VH

VI

VH/VI

.4V

0.4

.2V

0.2

0V

-.2V

-0.2

-.4V

-0.4

Se debe de cumplir que el voltaje de salida es prcticamente igual al de entrada. De no


ser as, revise el circuito, cheque el amplificador operacional o cmbiele y repita el
procedimiento.

3. Se comprobar simultneamente el funcionamiento de las etapas inversora y no


inversora. Conecte la salida de X3 al punto A o entrada del amplificador lineal. Ajuste el
RP para obtener un voltaje de entrada de +1V.

VB = _______1.5 V_________

VC = ______1.1 V __________

VD = ___________1.1 V_____

VE = ______1.2 V__________

VF = ________1.2 V________

VG = ______1.3 V__________

Debe de cumplirse lo siguiente:

VB VC 0
VD = negativo

VD VSATURACIN

De ser as, X1 funciona bien.

VF VE

VG VSATUACIN.

De ser as, X2 funciona adecuadamente.

EXP207-4
FIME, Depto. De Electrnica.

Si no funciona bien parte del circuito, revise conexiones, checar o cambiar el


amplificador operacional y repetir el procedimiento.
4. Complete la siguiente tabla midiendo los voltajes con el multmetro digital.

VA

VD

VAG

VD/VA

VG/VD

.4V

0.4

0.4

.2V

0.2

0.39

1.96

.1V

0.1

0.4

0V

0.48

-.1V

-0.1

0.53

-5.3

-.2V

-0.2

0.57

-2.8

-.4V

-0.4

0.62

-1.5

Al terminar desconecte la lnea que une los puntos I con A.

5. Use el generador de seales para aplicar en el punto A una seal senoidal de


1 Vp-p y 2 KHz sin componente de CD. Con la ayuda del osciloscopio observe y mida las
seales en los puntos A, D y G.

VA = ________1 V____________
VD = ________1 V____________
VG = _________2 V___________

VI.- REPORTE.

1. Mencione cul puede ser la utilidad de un amplificador buffer con ganancia de


voltaje unitaria.
Para el acoplamiento de impedncias.

2. Cul es la ganancia del amplificador inversor. Use los datos obtenidos en el paso 4 del
procedimiento. Determine tambin la ganancia terica y compararla.

3. Cul es la ganancia del amplificador no inversor. Use los datos obtenidos en el paso 4
del procedimiento. Determine tambin la ganancia terica y compararla.

4. De los resultados obtenidos en el paso 5 del procedimiento, determine la ganancia de


CA de los amplificadores inversor, no inversor y global.

)( )(
(

)
)

EXP207-6
FIME, Depto. De Electrnica

EXP208

CONVERTIDOR DE VOLTAJE A CORRIENTE

I. OBJETIVOS.

Disear un convertidor de voltaje a corriente


Calibrar el circuito convertidor.
Obtener la funcin de transferencia del convertidor.

II.- LISTA DE MATERIAL Y EQUIPO.

Multmetro digital

Fuente de poder

Amplificador operacional UA741

Transistores JFET 2N3904

Transistor JFET 2N5951

Diodo Zener de 5.2 V, 13W

Resistencias de 10 K

Resistencia de 100

Potencimetros lineales de 10 K

Potencimetro lineal de 250


EXP208-1
FIME, Depto. De Electrnica.

III.- CIRCUITO DEL EXPERIMENTO.

Figura 1. Convertidor de voltaje a corriente

EXP208-2
FIME, Depto. De Electrnica.
IV.- TEORA PRELIMINAR.

Ecuacin de la corriente de salida.

El voltaje en el nodo A es igual a:


VA =

1
* (VIN + VREF )
2

En el nodo B se tienen que:


VB = Io * Rx

VB = VA

Por lo que la expresin de Io es:

Io =

1
VREF
VIn +
2 Rx
2 Rx

Diseo del convertidor:

Disearemos un convertidor de 0-5 V a 4-20 mA. Con estos datos y la ecuacin de


Io se obtiene:

4=0+

VREF
2 Rx

20 =

1
VREF
5 +
2 Rx
2 Rx

De donde se obtienen:
Rx = 156
VREF = 1.25 V

Valor de RL mximo.

Del circuito colector emisor de Q2 se tienen que: VCC = Io * RL + VCE + Io * Rx.

El valor crtico de RL se determina cuando Io = 20 mA y VCE 1 V el voltaje de


saturacin.
12 = 20 RL + 1 + 20 (0.156)
RL = 394
Este valor se puede incrementar si se cambia el valor del voltaje de la fuente de
alimentacin.

EXP208-3
FIME, Depto. De Electrnica.

Voltaje de referencia:

El circuito formado por el JFET J1, el diodo Zener DZ, el potencimetro RP y el


amplificador buffer X2, constituyen una fuente de referencia de voltaje simple y
ajustable donde 0 V al voltaje nominal del Zener.

EXP208-4
FIME, Depto. De Electrnica.

V.- PROCEDIMIENTO.
1. Implementar el circuito convertidor de voltaje a corriente mostrado en la figura 1.
Antes de energizar ajuste el potencimetro Rx a un valor aproximado a 156 .
2. Ajuste el voltaje de referencia a un valor inicial de 1.25 V. Use el multmetro
digital y realice el ajuste mediante el potencimetro RP.
3. Aterrice la entrada ViN. Mida la corriente de salida directamente con el
multmetro digital o indirectamente leyendo el voltaje en RL. La corriente debe de
ser cercana a los 4 mA. Modifique ligeramente el valor del voltaje de referencia
hasta observar que la corriente de salida sea de 4 mA.
4. Haga uso del circuito buffer X3 para obtener un voltaje de entrada ViN igual a 5V
ya conectado. La corriente de salida debe de ser cercana a 20 mA. Modifique
ligeramente el valor de Rx para ajustar la corriente de salida a 20 mA.

5. Repita los pasos 3 y 4 dos o tres veces hasta lograr la estabilizacin de los
valores de la corriente de salida.

6. complete la siguiente tabla:

VIn

Io 4
(mA)

0.0

0.5
5.4

1.0
7.3

1.5
8.9

2.0

2.5

3.0

3.5

4.0

4.5

5.0

10.5

12.1

13.8

15.4

16.8

18.7

20.1

EXP208-5
FIME, Depto. De Electrnica.

VI.- REPORTE.
1. Explique el principio de operacin de la fuente de referencia formada por J1, DZ, RP y
X2.
El circuito formado por el transistor jFet (J1), el diodo zener (Dz), el potencimetro RP y el
amp. Buffer (X2), constituyen una fuente de referencia de voltaje simple y ajustable donde
0 V al voltaje nominal Del zener que es de 5.2 V.

2. Determine con mayor detalle la expresin de la corriente de salida del convertidor.


La corriente de salida (Io) ES igual doble producto de la conductacia del potencimetro
RX por los voltajes de entrada y de referencia cumpliendo de esta manera com La ley de
Ohm.

3. Con los datos de la tabla del paso 6 del procedimiento, grafica corriente de salida
contra voltaje de entrada.

Voltaje
25

20

15
Valores Y
10

0
0

\\

AMPLIFICADORES, INTEGRADOR Y DIFERENCIADOR NO INVERSOR

I.- OBJETIVO.

Comprobar el caso del amplificador operacional como un circuito integrador y


diferenciador no inversor.

II.- LISTA DE MATERIAL Y EQUIPO.

Osciloscopio

Generador de seales

Fuente de alimentacin

Amplificadores operacionales UA741

Resistencias de 10 K

Capacitores de 0.1 F, 50 V

III.- CIRCUITO DEL EXPERIMENTO.

Figura 1. Amplificador integrador y diferenciador no inversor

IV.- TEORA PRELIMINAR.

a) Anlisis del circuito integrador.

El voltaje en el nodo A es igual a del voltaje de salida y adems es igual al voltaje del
nodo B.

VA = VB =

Vo
2

De la suma de corrientes en el nodo B se tiene que:

Vi VB Vo VB
+
= IC
R
R

Sustituyendo en esta ltima ecuacin el valor de VB, se determina:

IC =

Vi
R

La corriente del capacitor tambin es igual a: IC = SCVB

Por lo que es fcil demostrar que:

Vo =

2 Vi
RC S

En el dominio del tiempo, la ecuacin se convierte en:


Vo =

2
Vidt
RC

b) Anlisis del circuito diferenciador.

De una manera muy similar se puede que en el circuito del amplificador X2.
IR = SCVi

Y adems que:
IR =

VB Vo
=
R
2R

Por lo que la experiencia del voltaje de salida es: Vo = 2RCSVi

En el dominio del tiempo:


Vo = 2RC

dVi
dt

c) Diseo de un amplificador integrador.

Supongamos que la seal de entrada es una onda cuadrada de 5 Vp-p ( Vm=2.5 V) y 1000
Hz. El diseo del amplificador consiste en determinar los valores de R y C.
Consideramos como criterio de diseo:
RC = T
RC = 0.001s
Si seleccionamos C = 1 F, resulta R = 0.001 . A continuacin seleccionamos un factor de
escala por ejemplo 10 E7 y los valores nuevos para R y C sern:
R = 0.001
E7 = 10 K
1
C=
10 E 7 = 0.1 F
Forma de la seal de salida.

La integral de una onda cuadrada es una onda triangular. La amplitud de la onda triangular
se puede determinar de la siguiente forma:
Am =

2
RC

Vidt

mx

La integral es mxima es t = T/2 y es igual al rea bajo la curva, en que:


Am =

2
RC

T
Vm 2

d) Diseo de un amplificador diferenciador.


Supongamos que la seal de entrada es una onda triangular de 2.5 Vp-p (Vm=1.25V) y
1000 Hz. El diseo del diferenciador consiste en determinar los valores de R y C.
Consideremos como crieterio de diseo:
RC = T
De tal manera que para T = 0.001 s, una solucin igual a la del amplificador integrador es
adecuada.
R = 10 K
C = 0.1 F
Forma de la seal de salida:
La derivada de una onda triangular es una onda cuadrada. La derivada es igual a la
pendiente de la seal.

Vm
2Vm
Pendiente = 2 =
T
T
4
De tal manera que la amplitud de la onda cuadrada:
dVi
Am = 2RC

dt
2Vm
Am = 2RC
T
RC
Am = 4
Vm
T

Para la frecuencia de diseo:


Am = 4Vm

Am =

VmT
RC

Lo que significa que la amplitud es igual a Vm para el caso de T = RC en 1000 Hz.


V.- PROCEDIMIENTO.
1. Implementar el circuito amplificador integrador de la figura 1.
2. Use el generador de seales para aplicar una seal cuadrada de 1000 Hz y 5 Vp-p sin
componente de CD. Use el osciloscopio (modo de CD) para observar simultneamente las
seales de entrada y de salida.
3. Dibuje las formas de onda de las seales de entrada y de salida, registre las amplitudes.
Vo = ______2.54 V_________

Vi = _____5 V___________

4. Complete la siguiente tabla:


F (Hz)
Vi p-p
Vo p-p

500
5
4.84

1000
5
2.54

2000
5
1.3

5. Implementar el circuito diferenciador de la figura 1.


6. Use el generador de seales para aplicar una seal triangular de 1000 Hz y 2.5 Vp-p. Use
el osciloscopio (modo CD) para observar simultneamente las seales de entrada y de
salida.
7. Dibuje las formas de onda de las seales de entrada y de salida, registre las amplitudes.
Vo =_______1.07 V_______

Vi = ____2.5 V________

8. Complete la siguiente tabla:


F(Hz)
Vi p-p
Vo p-p

500
2.5
1.13

1000
2.5
1.07

2000
2.5
0.9

9. Conecte la salida del integrador a la entrada del diferenciador y aplique una seal de
entrada cuadrada de 1000 Hz y 5 Vp-p. Observe las seales en las salidas de cada
amplificador.
VI.- REPORTE.
a) Amplificador Integrador.

1. Demuestre con mayor detalle la expresin del voltaje de salida del amplificador
integrador de la figura 1.

)(

( )
2. Observe los valores de la tabla del paso 4 del procedimiento. Explique como se comporta la
amplitud del voltaje de salida con respecto a la frecuencia.
La amplitud aumenta cuando la frecuencia disminuye y la amplitud disminuye conforme la
frecuencia amenta.

3. Determine analticamente la amplitud del voltaje de salida del amplificador


integrador, para las tres frecuencias: 500,1000 y 2000 Hz.

Para 1,000 Hz:


(

)(

)(

Para 500 Hz:

)(

)(

Para 2,000 Hz:


(

)(

)(

4. Qu sucede si se aplica como voltaje de entrada un voltaje constante de CD.

b) Amplificador Diferenciador:

5. Demuestre con detalle la expresin del voltaje de salida del amplificador


diferenciador de la figura 1.

)(

6. Observe los valores de la tabla del paso 8 del procedimiento. Explique cmo
se comporta la amplitud del voltaje de salida con respecto a la frecuencia.
Si la frecuencia aumenta la amplificacin disminuye, si la frecuencia disminuye la amplificacin
aumenta.

7. Determine analticamente la amplitud del voltaje de salida del amplificador para


las tres frecuencias: 500,1000 y 2000 Hz.

Para 500 Hz:


(
(

)(
)(

)
)

(
(

)(
)(

)
)

Para 1,000 Hz:

Para 2,000 Hz:

(
(

)(
)(

)
)

8. Qu sucede con una seal de entrada de muy alta frecuencia. Cmo es la


amplitud de la seal de salida.

AMPLIFICADOR DIFERENCIAL

I.- OBJETIVOS.

Investigar el comportamiento del amplificador operando en modo diferencial y en modo


comn.
Determinar la razn de rechazo de modo comn CMRR

II.- LISTA DE MATERIAL Y EQUIPO.

1
1
1
3
2
2
1
1
1
2
1

Fuente de alimentacin
Osciloscopio
Generador de seales
Transistores NPN 2N3904
Resistencias 5.6 K, W
Resistencias 10 K, W
Resistencia 15 K, W
Resistencia 1.5 K, W
Resistencia 470 , W
Capacitores de 100 F, 50 V
Potencimetro de 1 K

III.- CIRCUITO DEL EXPERIMENTO

Figura 1. Amplificador Diferencial.

IV.- TEORA PRELIMINAR.

El amplificador diferencial es un circuito amplificador de acoplamiento


directo optomizado para amplificar la diferencia de dos seales de voltaje. Implementando con
transistores bipolares consiste de dos emisores comunes con los emisores acoplados
directamente. El circuito de la figura 1 incluye resistencias variables entre los emisores con el
propsito de lograr un balance en el punto de operacin. Adems incluye una fuente de corriente
constante implementada mediante el transistor Q3, con el fin de rechazar las seales de modo
comn.

El amplificador diferencial amplifica la diferencia de los voltajes de entrada V1 y


V2. La salida se toma de los colectores de Q1 o Q2. La operacin anterior se
denomina modo diferencial.

Cuando una seal de voltaje se aplica simultneamenmente en las entradas V1 y


V2, la salida es una seal de poca amplitud ya que el amplificador rechaza este
tipo de seales. Esta operacin se le llama modo comn.

En los experimentos se pretende comprobar los fundamentos tericos. Por tal


razn, el circuito se dise para manejar poca ganancia de voltaje y as poder
comprobar de una manera simple el principio de operacin del amplificador
diferencial.

V.- PROCEDIMIENTO.

1. Implementar el circuito amplificador diferencial de la figura 1.

2. Con V1 y V2 conectados a 0 volts (aterrizados), conecte el multmetro digital


entre las salidas V01 y V02 para leer volts de C.D. Ajuste el potencimetro de
1K hastaque la lectura del voltaje sea de 0 volts. A este procedimiento se le
denomina balanceo del amplificador.

3. Una vez balanceado el amplificador proceda a medir el punto de operacin.


Utilice el multmetro digital para medir los voltajes de C.D. con respecto a tierra.

Registre los siguientes valores.

VCC = 13 V

Vee = 8 V

V01 = 5 V

V02 = 7.5 V

VE1 =0.7 V

VE2 = 0.7 V

VC3 = 1.4 V

VB3 = 10.11 V

VE3 = 11 V
4. Efecte los ajustes necesarios para fijar V2 en 0 volts, V1 en 200 mVp-p y 1000 Hz (onda
senoidal mediante el generador de seales). Observe simultneamente y mida en el osciloscopio
las seales de salida V01 y V02. Grafique las formas de onda y ponga especial atencin en el
desfasamiento que existe entre las dos seales. Registre las siguientes amplitudes:

V1 = 200 mV

V01 = 200 mV

V02 = 300 mV

5. Repita el paso anterior ajustando V1 a 0 volts y V2 a 200 mVp-p y 1000 Hz.

V1 = 200 mV

V01 =400 mV

V02 = 300 mV

6. Aplique simultneamente una seal senoidal de 4 Vp-p y 1000 Hz a las entradas V1 y V2


(juntas). Observe y mida en el osciloscopio las seales de salida V01 y V02 ( deben de ser
pequeas). Grafique las formas de onda y ponga especial atencin en el hecho de que no existe
desfasamiento entre las dos seales. Registre los valores de las siguientes amplitudes:

V1 = 200 mV

V01 =190 mV

V02 = 200 mV

VI.- REPORTE.

1. Determine analticamente el punto de operacin de los transistores del circuito


amplificador diferencial de la figura 1.

2. Determine analticamente el valor de la ganancia de modo diferencial del mismo circuito. El


colector de Q3 est a un potencial de 0 V de C.A.

(
)(

)
)

3. Explique porqu es necesario efectuar el balanceo del amplificador diferencial.


Para ubicar el punto de operacin.

4. Con los valores obtenidos en el paso 3 del procedimiento, determine la corriente del punto de
operacin de los tres transistores.

5. Con los resultados obtenidos en los pasos 4 y 5 del procedimiento, determine la ganancia de
voltaje de modo diferencial.

6. Con los resultados obtenidos en el paso 6 del procedimiento, determine la ganancia de modo
comn.

7. Determine la razn de rechazo de modo comn.


Seal de poca amplitud.

Amp. en V1 Amp. en V2
200 mV 190 mV = 10mV

También podría gustarte