Está en la página 1de 3

Reduccin de Redes

Reduccin de Redes
Introduccin
Este mdulo permite reducir cualquier red a cualquier nmero de nodos frontera de forma tal que el comportamiento de la red reducida sea el mismo que el de la red original. Esto es til para los clculos de Cortocircuito y Flujo de Carga. La red reducida se representar con la ayuda de Equivalentes Serie (ver seccin "Datos del Equivalente Serie" en el captulo "Modelos y Entrada de Datos de los Elementos") y Equivalentes Paralelo (ver seccin "Datos del Equivalente Paralelo [Shunt]" en el captulo "Modelos y Entrada de Datos de los Elementos") as como de Equivalentes de Red. Dependiendo del tipo de reduccin de red, habr un equivalente para Cortocircuito y otro para Flujo de Carga. El mismo equivalente no es vlido para Flujo de Carga y Corto circuito.

Seleccin de la Red a Reducir


La seleccin de la red o de los nodos que se van a reducir es independiente del tipo la reduccin de red (Flujo de Carga o Cortocircuito). El nodo a reducir se puede seleccionar mediante la opcin del men "Anlisis Reduccin de Red Seleccin de Red (FC)" (para Flujo de Carga) "Anlisis Reduccin de Red Seleccin de Red (CC)" (para Cortocircuito). Todos lo nodos seleccionados en la lista sern reducidos para el clculo correspondiente. Cuando se sale de la caja de dilogo, los nodos frontera se ajustan automticamente.

Gua del Usuario de NEPLAN V5

13-1

Reduccin de Redes

Reduccin de Red para Flujo de Carga


Una red ser reducida luego de haber seleccionado "Anlisis Reduccin de Red Calcular (Flujo de Carga)". Todos los nodos a reducir se borran del proyecto, y se generan los Equivalentes Serie y Paralelo as como los Equivalentes de Red o cargas. Los equivalentes generados se pueden listar en el administrador de variantes. La representacin grfica de estos equivalentes se puede realizar de la forma usual. La red reducida tiene el mismo comportamiento con respecto al Flujo de Carga que la red original. Si no se desea reemplazar (sobrescribir) la red original por la red reducida, esta ltima se debe guardar o almacenar con otro nombre de archivo.

Comentarios Importantes: 1. Los nodos frontera se representan como barrajes PQ sin control de voltaje. El tipo de nodo y/o el control de voltaje se activa si existe una mquina sincrnica conectada al nodo frontera. 2. Los transformadores con cambiador de tap y regulacin automtica reducidos no influyen en los cambios de la red reducida. Si se desea tener en cuenta esta influencia, los nodos final e inicial de estos transformadores no se deben reducir.

Reduccin de red para Cortocircuito


Una red ser reducida luego de haber seleccionado "Anlisis Reduccin de Red Calcular (Cortocircuito)". Todos los nodos a reducir se borran del proyecto, y se generan los Equivalentes Serie y Paralelo as como los Equivalentes de Red o cargas. Los equivalentes generados se pueden listar en el administrador de variantes. La representacin grfica de estos equivalentes se puede realizar de la forma usual. La red reducida tiene el mismo comportamiento con respecto al Cortocircuito que la red original. La red se puede reducir dependiendo de los parmetros de cortocircuito, para diferentes fallas y mtodos de clculo de cortocircuito (ver seccin "Parmetro de Cortocircuito en el captulo "Cortocircuito):

13-2

Gua del Usuario de NEPLAN V5

Reduccin de Redes

Tipo de Cortocircuito: Cortocircuito Trifsico Slo se construye y se reduce la matriz de secuencia positiva del sistema. En la red reducida slo se pueden calcular cortocircuitos trifsicos. Cortocircuito Asimtrico Se construyen y se reducen las matrices de secuencia positiva, negativa y cero del sistema. En la red reducida se puede calcular cualquier tipo de cortocircuito. Mtodos de Clculo de Cortocircuito: IEC909 La matriz de admitancia de nodos se construye y se reduce segn la norma IEC909. En la red reducida slo se pueden calcular cortocircuitos de acuerdo al mtodo mencionado (ver seccin "Teora de Clculo de Cortocircuito" en el captulo "Cortocircuito"). Mtodo de Superposicin La matriz de admitancia de nodos se construye y se reduce segn el mtodo de superposicin. En la red reducida slo se pueden calcular cortocircuitos de acuerdo al mtodo mencionado (ver seccin "Teora de Clculo de Cortocircuito" en el captulo "Cortocircuito"). ANSI/IEEE La matriz de admitancia de nodos se construye y se reduce segn el mtodo ANSI/IEEE. En la red reducida slo se pueden calcular cortocircuitos de acuerdo al mtodo mencionado (ver seccin "Teora de Clculo de Cortcircuito" en el captulo "Cortocircuito"). Si la red original no se desea reemplazar (sobrescribir) por la red reducida, esta ltima se debe guardar o almacenar con otro nombre de archivo.

Gua del Usuario de NEPLAN V5

13-3

También podría gustarte