Está en la página 1de 9

Puerta lgica

Puerta lgica
Una puerta lgica, o compuerta lgica, es un dispositivo electrnico el cual es la expresin fsica de un operador booleano en la lgica de conmutacin. Cada puerta lgica consiste en una red de dispositivos interruptores que cumple las condiciones booleanas para el operador particular. Son esencialmente circuitos de conmutacin integrados en un chip. Claude Elwood Shannon experimentaba con rels o interruptores electromagnticos para conseguir las condiciones de cada compuerta lgica, por ejemplo, para la funcin booleana Y (AND) colocaba interruptores en circuito serie, ya que con uno solo de stos que tuviera la condicin abierto, la salida de la compuerta Y sera = 0, mientras que para la implementacin de una compuerta O (OR), la conexin de los interruptores tiene una configuracin en circuito paralelo. La tecnologa microelectrnica actual permite la elevada integracin de transistores actuando como conmutadores en redes lgicas dentro de un pequeo circuito integrado. El chip de la CPU es una de las mximas expresiones de este avance tecnolgico. En nanotecnologa se est desarrollando el uso de una compuerta lgica molecular, que haga posible la miniaturizacin de circuitos.

Lgica directa
Puerta S o Buffer
La puerta lgica S, realiza la funcin booleana igualdad. En la prctica se suele utilizar como amplificador de corriente o como seguidor de tensin, para adaptar impedancias (buffer en ingls). La ecuacin caracterstica que describe el comportamiento de la puerta S es:
Smbolo de la funcin lgica S: a) Contactos, b) Normalizado y c) No normalizado

Su tabla de verdad es la siguiente:


Entrada 0 1 Salida 0 1

|+Tabla de verdad puerta SI

Puerta AND
La puerta lgica Y, ms conocida por su nombre en ingls AND ( ), realiza la funcin booleana de producto lgico. Su smbolo es un punto (), aunque se suele omitir. As, el producto lgico de las variables A y B se indica como AB, y se lee A y B o simplemente A por B. La ecuacin caracterstica que describe el comportamiento de la puerta AND es:
Puerta AND con transistores

Puerta lgica

Su tabla de verdad es la siguiente:

Smbolo de la funcin lgica Y: a) Contactos, b) Normalizado y c) No normalizado

Entrada 0 0 1 1

Entrada 0 1 0 1

Salida 0 0 0 1

|+Tabla de verdad puerta AND As, desde el punto de vista de la aritmtica mdulo 2, la compuerta AND implementa el producto mdulo 2.

Puerta OR
La puerta lgica O, ms conocida por su nombre en ingls OR ( ), realiza la operacin de suma lgica. La ecuacin caracterstica que describe el comportamiento de la puerta OR es:

Su tabla de verdad es la siguiente:

Puerta OR con transistores

Smbolo de la funcin lgica O: a) Contactos, b) Normalizado y c) No normalizado

Puerta lgica

Entrada 0 0 1 1

Entrada 0 1 0 1

Salida 0 1 1 1

|+Tabla de verdad puerta OR Podemos definir la puerta O como aquella que proporciona a su salida un 1 lgico si al menos una de sus entradas est a 1.

Puerta OR-exclusiva (XOR)


La puerta lgica OR-exclusiva, ms conocida por su nombre en ingls XOR, realiza la funcin booleana A'B+AB'. Su smbolo es el ms (+) inscrito en un crculo. En la figura de la derecha pueden observarse sus smbolos en electrnica. La ecuacin caracterstica que describe el comportamiento de la puerta XOR es: |Su tabla de verdad es la siguiente:
Entrada 0 0 1 1 Entrada 0 1 0 1 Salida 0 1 1 0 Smbolo de la funcin lgica O-exclusiva: a) Contactos, b) Normalizado y c) No normalizado

|+Tabla de verdad puerta XOR Se puede definir esta puerta como aquella que da por resultado uno, cuando los valores en las entradas son distintos. ej: 1 y 0, 0 y 1 (en una compuerta de dos entradas). Se obtiene cuando ambas entradas tienen distinto valor. Si la puerta tuviese tres o ms entradas , la XOR tomara la funcin de suma de paridad, cuenta el nmero de unos a la entrada y si son un nmero impar, pone un 1 a la salida, para que el nmero de unos pase a ser par. Esto es as porque la operacin XOR es asociativa, para tres entradas escribiramos: a (b c) o bien (a b) c. Su tabla de verdad sera:

Puerta lgica

Entrada 0 0 0 0 1 1 1 1

Entrada 0 0 1 1 0 0 1 1

Entrada 0 1 0 1 0 1 0 1

Salida 0 1 1 0 1 0 0 1

|+XOR de tres entradas Desde el punto de vista de la aritmtica mdulo 2, la puerta XOR implementa la suma mdulo 2, pero mucho ms simple de ver, la salida tendr un 1 siempre que el nmero de entradas a 1 sea impar.

Lgica negada
Puerta NO (NOT)
La puerta lgica NO (NOT en ingls) realiza la funcin booleana de inversin o negacin de una variable lgica. Una variable lgica A a la cual se le aplica la negacin se pronuncia como "no A" o "A negada".
Smbolo de la funcin lgica NO: a) Contactos, b) Normalizado y c) No normalizada

La ecuacin caracterstica que describe el comportamiento de la puerta NOT es:

Su tabla de verdad es la siguiente:

Puerta NOT con transistores

Puerta lgica

Entrada 0 1

Salida 1 0

|+Tabla de verdad puerta NOT Se puede definir como una puerta que proporciona el estado inverso del que est en su entrada.

Puerta NO-Y (NAND)


La puerta lgica NO-Y, ms conocida por su nombre en ingls NAND, realiza la operacin de producto lgico negado. En la figura de la derecha pueden observarse sus smbolos en electrnica.
Smbolo de la funcin lgica NO-Y: a) Contactos, b) Normalizado y c) No normalizado

La ecuacin caracterstica que describe el comportamiento de la puerta NAND es:

Su tabla de verdad es la siguiente:

Puerta NAND con transistores

Entrada 0 0 1 1

Entrada 0 1 0 1

Salida 1 1 1 0

|+Tabla de verdad puerta NAND Podemos definir la puerta NO-Y como aquella que proporciona a su salida un 0 lgico nicamente cuando todas sus entradas estn a 1.

Puerta lgica

Puerta NO-O (NOR)


La puerta lgica NO-O, ms conocida por su nombre en ingls NOR, realiza la operacin de suma lgica negada. En la figura de la derecha pueden observarse sus smbolos en electrnica.
Smbolo de la funcin lgica NO-O: a) Contactos, b) Normalizado y c) No normalizado

La ecuacin caracterstica que describe el comportamiento de la puerta NOR es:

Su tabla de verdad es la siguiente:

Puerta NOR con transistores

Entrada 0 0 1 1

Entrada 0 1 0 1

Salida 1 0 0 0

|+Tabla de verdad puerta NOR Podemos definir la puerta NO-O como aquella que proporciona a su salida un 1 lgico slo cuando todas sus entradas estn a 0. La puerta lgica NOR constituye un conjunto completo de operadores.

Puerta equivalencia (XNOR)


La puerta lgica equivalencia, realiza la funcin booleana AB+~A~B. Su smbolo es un punto () inscrito en un crculo. En la figura de la derecha pueden observarse sus smbolos en electrnica. La ecuacin caracterstica que describe el comportamiento de la puerta XNOR es:
Smbolo de la funcin lgica equivalencia: a) Contactos, b) Normalizado y c) No normalizado

Su tabla de verdad es la siguiente:

Puerta lgica

Entrada 0 0 1 1

Entrada 0 1 0 1

Salida 1 0 0 1

|+Tabla de verdad puerta XNOR Se puede definir esta puerta como aquella que proporciona un 1 lgico, slo si las dos entradas son iguales, esto es, 0 y 0 1 y 1 (2 encendidos o 2 apagados). Slo es verdadero si ambos componentes tiene el mismo valor lgico

Conjunto de puertas lgicas completo


Un conjunto de puertas lgicas completo es aquel con el que se puede implementar cualquier funcin lgica. A continuacin se muestran distintos conjuntos completos (uno por lnea): Puertas AND, OR y NOT. Puertas AND y NOT. Puertas OR y NOT. Puertas NAND. Puertas NOR.

Adems, un conjunto de puertas lgicas es completo si puede implementar todas las puertas de otro conjunto completo conocido. A continuacin se muestran las equivalencias al conjunto de puertas lgicas completas con las funciones NAND y NOR.

Conjunto completo de puertas lgicas utilizando slo puertas NAND. Equivalencias.


Conjunto de puertas lgicas completo :
Salida funcin 1 1 0 0 1 0 1 0 0 0 1 1 1 0 0 0 1 1 1 0 1 0 1 1 0 1 1 1 Salida funcin 0 0 0 1

Equivalencias del conjunto completo anterior con slo puertas Equivalencias del conjunto completo anterior con slo puertas :

Puerta lgica

Enlaces externos
Using Logic Gates [1] Simbologa de Puertas Lgicas [2]

Referencias
[1] http:/ / knol. google. com/ k/ max-iskram/ digital-electronic-design-for-beginners/ 1f4zs8p9zgq0e/ 23 [2] http:/ / www. simbologia-electronica. com/ simbolos_electronicos/ simbolos_electronica_digital. htm

Fuentes y contribuyentes del artculo

Fuentes y contribuyentes del artculo


Puerta lgica Fuente: http://es.wikipedia.org/w/index.php?oldid=54898303 Contribuyentes: -antonio-, -jem-, Aalvarez12, Acuario2253, Airunp, Alberto Salguero, Alejandrocaro35, Alvaro e rod, Alvaro6900, BValiente, Baned, Bcoto, Bedwyr, Biasoli, Camilo, Cidel, Delphidius, Diegusjaimes, Digigalos, Domaniom, Drever, ECAM, Eduardosalg, Fajro, GermanX, Giragus, Guevonaso, Halfdrag, Hawking, Hprmedina, Humbefa, Humberto, Ingolll, Jarke, Jkbw, Jorge c2010, Julie, Kokoo, Linkedark, Lotesse, MONIMINO, Maldoror, Manw, Matdrodes, MiguelAngelCaballero, Misigon, Miuler, MoN 02, Murphy era un optimista, Museo8bits, Mximo de Montemar, Neofrek, Netito777, Nissan power, NudoMarinero, ONDIA, PACO, Petronas, Phirosiberia, Porao, Plux, Queninosta, Rafa-uv, Rafacarlos-uv, Ramonserra, Raulshc, Rosarinagazo, RoyFocker, Rutrus, Sabbut, Santiperez, Savh, Shooke, Switcher6746, Taichi, Technopat, Tirithel, Tolitose, TorQue Astur, Triku, Unaiaia, Vistosiblog, Wewe, 300 ediciones annimas

Fuentes de imagen, Licencias y contribuyentes


Archivo:Funcion logica SI.PNG Fuente: http://es.wikipedia.org/w/index.php?title=Archivo:Funcion_logica_SI.PNG Licencia: GNU Free Documentation License Contribuyentes: User:Orgullomoore File:Puerta AND con transistores.jpg Fuente: http://es.wikipedia.org/w/index.php?title=Archivo:Puerta_AND_con_transistores.jpg Licencia: Creative Commons Zero Contribuyentes: User:Rafacarlos-uv Archivo:Funcion logica Y.PNG Fuente: http://es.wikipedia.org/w/index.php?title=Archivo:Funcion_logica_Y.PNG Licencia: GNU Free Documentation License Contribuyentes: User:Orgullomoore File:Puerta OR con transistores.jpg Fuente: http://es.wikipedia.org/w/index.php?title=Archivo:Puerta_OR_con_transistores.jpg Licencia: Creative Commons Zero Contribuyentes: User:Rafacarlos-uv Archivo:Funcion logica O.PNG Fuente: http://es.wikipedia.org/w/index.php?title=Archivo:Funcion_logica_O.PNG Licencia: Public Domain Contribuyentes: user:diegoxcd Archivo:Funcion_logica_O-EX.PNG Fuente: http://es.wikipedia.org/w/index.php?title=Archivo:Funcion_logica_O-EX.PNG Licencia: GNU Free Documentation License Contribuyentes: User:Orgullomoore Archivo:Funcion logica NO.PNG Fuente: http://es.wikipedia.org/w/index.php?title=Archivo:Funcion_logica_NO.PNG Licencia: GNU Free Documentation License Contribuyentes: User:Orgullomoore File:Puertas NOT con transistores.jpg Fuente: http://es.wikipedia.org/w/index.php?title=Archivo:Puertas_NOT_con_transistores.jpg Licencia: Creative Commons Zero Contribuyentes: User:Rafacarlos-uv Archivo:Funcion logica NO-Y.PNG Fuente: http://es.wikipedia.org/w/index.php?title=Archivo:Funcion_logica_NO-Y.PNG Licencia: GNU Free Documentation License Contribuyentes: User:Orgullomoore File:Puerta NAND con transistores.jpg Fuente: http://es.wikipedia.org/w/index.php?title=Archivo:Puerta_NAND_con_transistores.jpg Licencia: Creative Commons Zero Contribuyentes: User:Rafacarlos-uv Archivo:Funcion logica NO-O.PNG Fuente: http://es.wikipedia.org/w/index.php?title=Archivo:Funcion_logica_NO-O.PNG Licencia: GNU Free Documentation License Contribuyentes: User:Orgullomoore File:Puerta NOR con transistores.jpg Fuente: http://es.wikipedia.org/w/index.php?title=Archivo:Puerta_NOR_con_transistores.jpg Licencia: Creative Commons Zero Contribuyentes: User:Rafacarlos-uv Archivo:Funcion logica NO-O-EX.PNG Fuente: http://es.wikipedia.org/w/index.php?title=Archivo:Funcion_logica_NO-O-EX.PNG Licencia: GNU Free Documentation License Contribuyentes: User:Orgullomoore

Licencia
Creative Commons Attribution-Share Alike 3.0 Unported //creativecommons.org/licenses/by-sa/3.0/

También podría gustarte