Está en la página 1de 7

INSTITUTO TECNOLÓGICO DE LERMA

INGENIERÍA ELECTRÓNICA
INFORME DE PRÁCTICA
DE LABORATORIO
Diodos y Transistores/Diseño Digital con VHDL

PRÁCTICA NÚM. 8
“Flip-Flop tipo SR con VHDL”

FECHA DE REALIZACIÓN DE LA PRÁCTICA: 16/04/2024


CARRERA: Ingeniería en Electrónica
MATERIA: Diseño Digital con VHDL
TEMA: Máquinas De Estados Finitos

OBJETIVO:

El objetivo de la practica trata de entender el uso del Flip Flop tipo SR y aprender su programación con el lenguaje de alto
nivel VHDL.

EQUIPO:
INTEGRANTES DEL EQUIPO:

221010007-. SAMARRON CANTARELL LUIS DAMIAN

FECHA DE ENTREGA DEL INFORME DE PRACTICA DE LABORATORIO: 17/04/24

NOMBRE DEL PROFESOR: Ing. Fernando Abraham Escalante Guerrero

RESUMEN DE LA PRÁCTICA:

Esta practica trata de programar el F.F.SR con VHDL, eso se hace basándose en su tabla de verdad, y utilizando parte
del programa de la practica 6 que era la activación del reloj interno de la placa MAX II.

FUENTES DE INFORMACIÓN:

1 Morris Mano M. (2005) Fundamentos de Diseño Lógico y de Computadoras, Tercera edición, Pearson, México.

2. Tocci R. J. (2007), Sistemas digitales Principios y Aplicaciones, 10a edición, Pearson, México.
INSTITUTO TECNOLÓGICO DE LERMA
INGENIERÍA ELECTRÓNICA
INFORME DE PRÁCTICA
DE LABORATORIO
Diodos y Transistores/Diseño Digital con VHDL

3. Marcovitz, A. B. (2005). Diseño Digital, Segunda Edición. Mc Graw Hill.

4. Wakerly, J. F. (2002), Diseño Digital Principios y Aplicaciones, segunda edición, Pearson, México.

5. Maxinez, D. G. (2002), VHDL: El Arte de Programar Sistemas Digitales, CECSA.

6. Pardo. F. Boluda, J. A. (2003), VHDL Lenguaje para Síntesis y modelado de Circuitos. Segunda Edición. RA-MA,
México.

7. Brown S. y Vranesic Z.G. (2006), Fundamentos de lógica digital con diseño VHDL, Segunda Edición, Mc Graw Hill,
México.

8. Ciletti, M. D. Advanced Digital Design with the Verilog HDL, Segunda edición, Ed. Prentice Hall.

9. Ashenden, P. J. (2008), The Designer's Guide to VHDL, Volume 3, Third Edition, Morgan Kaufmann Publishers,
Australia.

10. Chu P. P. (2008), FPGA Prototyping by VHDL Examples: Xilinx Spartan-3, Primera Edición, Wiley & Sons.

11. Douglas P. L, (2002), VHDL Programming by example, Cuarta Edición, McGraw Hill, USA.

DATOS, CÁLCULOS, TABULACIÓN DE RESULTADOS:


Para iniciar esta práctica hay que tener la tabla de verdad de dicho F.F.SR.

Una vez teniendo la tabla de verdad, toca analizar el comportamiento del F.F.SR
En este caso el F.F.SR cuando la entrada S y R este en 0 lógico lo que hará es mantener la salida Q
y Q(t+i) en 0 lógico, aunque el pulso de reloj siga, solo se hará el cambio cuando la entrada S se
cambie a 0 lógico y la R a 1 lógico, en esta posición la salida Q(t+i) se encenderá y de igual forma
no tendrá cambios, aunque el CLK este oscilando. Si pongo S en 1 lógico y R en 0 lógico, la salida
Q(t+i) se aparara y la salida Q se encenderá a 1 lógico, y si ambas entradas las pongo a 1 lógico,
al ser un estado prohibido simplemente se quedara en el estado anterior Q = 1 y Q(t+i) = 0.

Una vez hecho el análisis procedí a realizar el código en Quartus.


INSTITUTO TECNOLÓGICO DE LERMA
INGENIERÍA ELECTRÓNICA
INFORME DE PRÁCTICA
DE LABORATORIO
Diodos y Transistores/Diseño Digital con VHDL
INSTITUTO TECNOLÓGICO DE LERMA
INGENIERÍA ELECTRÓNICA
INFORME DE PRÁCTICA
DE LABORATORIO
Diodos y Transistores/Diseño Digital con VHDL

Una vez hecho el programa se procede a realizar la asignación de pines.

Para finalizar anexo foto de la hoja de practica firmada por el docente.


INSTITUTO TECNOLÓGICO DE LERMA
INGENIERÍA ELECTRÓNICA
INFORME DE PRÁCTICA
DE LABORATORIO
Diodos y Transistores/Diseño Digital con VHDL
INSTITUTO TECNOLÓGICO DE LERMA
INGENIERÍA ELECTRÓNICA
INFORME DE PRÁCTICA
DE LABORATORIO
Diodos y Transistores/Diseño Digital con VHDL
INSTITUTO TECNOLÓGICO DE LERMA
INGENIERÍA ELECTRÓNICA
INFORME DE PRÁCTICA
DE LABORATORIO
Diodos y Transistores/Diseño Digital con VHDL

CONCLUSIÓN:

El F.F.SR tiene como entradas 2, S (Set) y R (Reset), y 2 salidas Q y Q(t+i), esto permite guardar
1 bit de información hasta que se resetee el F.F o se ponga R a 1 lógico.
En resumen el F.F SR es un dispositivo secuencial síncrono biestable que actúan cuando se
produce una transición de reloj y puesto que existen dos posibles transiciones.

También podría gustarte