Está en la página 1de 11

Fase 5

Reto final

Estudiante

Walter Edilson Vidal Murcia

Grupo: 243004_76

Docente

Julián Andrés Caicedo Muñóz

Curso

Electrónica digital

Universidad Nacional Abierta y a Distancia UNAD

Ingeniería Electrónica

2023
Tabla de contenido

1. Componente práctico........................................................................................................................5
2. Implementación del circuito en el software EDA PLAYGROUND...............................................6
3. Diseño del circuito en VHDL............................................................................................................9
Conclusiones............................................................................................................................................10
Bibliografía..............................................................................................................................................11
Introducción

Este trabajo consiste en aplicar compuertas lógicas y conocer sus conceptos, para así aplicarlos,
realizar la configuración del circuito y poder validar su funcionamiento para poder llevarlo al
hardware.

También mediante el software EDA PLAYGROUND, implementado VHDL, podremos verificar


que las operaciones realizadas coincidan en la configuración del circuito realizado.

Objetivos
Estructurar circuitos digitales compuestos por unidades combinacionales y secuenciales,
usando apropiadamente las unidades básicas de procesamiento, direccionamiento y
almacenamiento, mediante la descripción de hardware para el desarrollo de circuitos
digitales de más alta complejidad aplicados a problemas reales de ingeniería.
1. Componente práctico

a. La actividad consiste en:

Un ingeniero electrónico egresado de la prestigiosa UNAD es contratado para


automatizar los registros de tiempo de una carrera a atletismo.

El circuito cuenta con un cronómetro que contabiliza los segundos (Ver figura 1). Este
cronómetro es similar al diseño de la Fase 4, pero es ascendente.
Adicionalmente, en la meta hay un sistema infrarrojo que produce un uno lógico
cada vez que un atleta cruza la meta.

El funcionamiento del circuito es el siguiente:

• Antes de iniciar la carrera, el delegado pulsa la señal de reinicio para reiniciar todo
el sistema.
• Cuando se inicie la carrera el delegado pulsa la señal de inicio del cronómetro para
que este empiece a contar (ver Fase 3).
• Cuando un atleta cruce la meta se produce un uno lógico en la señal infrarrojo, el
cual permite activar la señal write_enable para guardar el tiempo y a su vez
aumentar la dirección (Adress) de la memoria.
• De esta forma, cada vez que un atleta cruce la meta, se podrá guardar el tiempo
transcurrido en una posición diferente de la memoria.
2. Implementación del circuito en el software EDA PLAYGROUND
LINK circuito en EDA PLAYGROUND: https://edaplayground.com/x/sdqw
3. Diseño del circuito en VHDL
Conclusiones

El trabajo de simular compuertas lógicas en VHDL utilizando la plataforma EDA


PLAYGROUND ha demostrado ser una herramienta eficaz para la comprensión y la verificación
del funcionamiento de las compuertas lógicas básicas. La simulación permitió verificar la
correcta implementación de cada compuerta y el comportamiento esperado en diferentes
escenarios de entrada. Además esta plataforma es fácil de usar y permite un rápido desarrollo y
depuración de código, lo que hace ideal para el aprendizaje y educación en el campo de la
electrónica digital.
Bibliografía

 Muñoz, J. (2012). Introducción a los Sistemas Digitales: Un


enfoque usando Lenguajes de Descripción de
Hardware. (Capítulos 7, 9 y 10, pp. 135-149,177-208).
Madrid. https://openlibra.com/en/book/introduccion-a-los-
sistemas-digitales#details
 Rodríguez, O. (2018). Sistemas embebidos con VHDL. Editorial
Parmenia, Universidad La Salle México. (Capítulo 7, pp. 203-
213).
https://elibro-net.bibliotecavirtual.unad.edu.co/es/ereader/una
d/183494?page=129

También podría gustarte