Está en la página 1de 4

UNIVERSIDAD ABIERTA Y A DISTANCIA UNAD

ELECTRÓNICA DIGITAL
PROYECTO FINAL

PRESENTADO POR:

JEISON MENDOZA FERREIRA


CÓDIGO: 1082957986
CEAD PLATO

GRUPO:
243004_36

PRESENTADO A:
MARIO RICARDO ARBULU

ESCUELA DE CIENCIAS BÁSICAS TECNOLOGÍA E


INGENIERÍA ECBTI

PLATO MAGDALENA
DICIEMBRE 2017
ELECTRONICA DIGITAL

1. Diseñe un circuito que permita contar las personas que entran a una
discoteca. El diseño tendrá una entrada pulsador que se pondrá en alto
cada vez que una persona cruza la puerta.

Para hacer el diseño el grupo colaborativo deberá usar el circuito Debounce


circuit (el cual se encuentra en los templates de Vivado). El grupo
colaborativo deberá implementar este circuito, simularlo, comprender su
funcionamiento e incluirlo en el diseño.

El diseño debe contener:

a) Diagrama de bloques
b) Descripción en VHDL con al menos al menos dos COMPONENTS y
un archivo de alto nivel.
c) Diagrama RTL generado por el software. El diagrama RTL debe
coincidir con el diagrama de bloques planteado en el ítem a.
d) Simulación: Tenga en cuenta que cada vez que cada vez que una
persona pasa por la puerta, la entrada pulsador permanece en alto
por varios ciclos de reloj (Ver figura 1).

La simulación debe ser similar a la mostrada en la figura 1.

IMPORTANTE: Todas las implementaciones en VHDL se deben hacer


utilizando el software Vivado. La implementación se debe evidenciar en el
informe con el pantallazo de la descripción de VHDL y con el pantallazo del
RTL. El Pantallazo debe seguir la indicaciones dadas en el video de la
actividad de reconocimiento, de lo contrario el aporte no se considerará
válido.
Introducción teórica a variedades de componentes para su realización

En principio, necesitamos un contador As/Des con el que podremos realizar lo propuesto.


Claro que además, sería de desear que podamos fijar un tope máximo a la cuenta o en
su caso un mínimo, para que tenga más versatilidad. Esto hará que dispongamos de lo
que se llama una preselección, de modo que en un momento dado podamos decidir
desde que cuenta empezamos o hasta que cuenta deseamos que cuente. Considerando
que cada IC, es un contador para un display, se entiende que necesitamos dos para dos
dígitos.

Fig. 2 CD4018B

He pensado en utilizar los circuitos integrados CMOS por su disponibilidad y rango de


tensiones de trabajo, aunque se pueden utilizar los equivalentes de la serie HC, HCT o
TTL, incluso si fuera el caso unos y otros indistintamente, siempre que se respete la
tensión.

Un análisis simple de las necesidades y revisando las opciones que nos ofrecen estos
IC’s, podemos optar por un contador de décadas como el CD4018 que es un contador
preajustable divisor por N. Las conexiones externas permiten dividir una frecuencia por
10, 9, 8, 7, 6, 5, 4, 3, 2 . Las entradas 2, 3, 7, 9, y 12 sirven para la pre-selección, es
decir, para situar el contador en un estado inicial previo para contar. Las salidas por los
pines Q1 a Q4, dispone de Reset, Clock, Data y Preset-Enable.

Por supuesto que hay otras opciones, por ejemplo si disponemos del contador/divisor,
los HCC4026B o el HCC4033B consisten cada uno en un contador de décadas (5 etapas
Johnson) y un decodificador de salida que convierte el código a un 7 segmentos de
salida decodificado para manejar un display numérico. Estos dispositivos son
especialmente ventajosos en aplicaciones de visualización donde son importante una
baja disipación de potencia y/o bajo recuento. Entradas comunes a ambos tipos son
CLOCK, RESET yCLOCK INHIBIT, salidas comunes son; CARRY OUT y las siete
salidas decodificadas (a, b, c, d, e, f, g). El HCC4026B incluye entradas/salidas
adicionales para DISPLAY ENABLE IN y salida “UNGATED ‘C’ SEGMENT” (segmento
C sin sincronizar). Las señales propias del HCC4033B son entrada de RIPPLE-
BLANKINGK-OUT, una salidaRIPPLE-BLANKING-INPUT y entrada LAMP TEST
INPUT.
Fig. 3 CD4026B y CD4033B

El siguiente sería un circuito de contador que utiliza el dispositivo CD4026B o mejor el


CD4033B, tendríamos una ventaja ya que estos IC disponen de 7 salidas para atacar
directamente a un display, sin embargo éstos no disponen de entradas de preselección.
En la imagen se muestran los niveles de estado 1 o 0 (H o L) de cada pin.

Fig.4 Contador con el CD4033B

El contador avanza una cuenta en la transición positiva de la señal de reloj si la señal


de CLOCK INHIBIT es baja. El contador avanza una cuenta a través de la línea de reloj
es inhibida cuando la señal CLOCK INHIBIT es alta, esto puede servirnos en ocasiones
concretas. Hay que tener en cuenta los condensadores C1 y C3, se utilizan de reset por
conexión. Cuando se alimenta el circuito el tiempo de carga de estos condensadores
propagan un 0 lógico, C1 a las entradas reset y C3 a la salida acarreo (Carry). Si hubiera
más contadores, se utilizará un condensador de éste valor por cada contador de más.
Las líneas en verde nivel 0 y en rojo nivel 1.

El HCC4033B tiene provisiones para borrado automático de los ceros no significativos


en un número decimal de varios dígitos que se traduce en una pantalla de fácil lectura
compatible con la práctica normal de la escritura. Por ejemplo, el número 0050,0700 en
una pantalla de ocho dígitos se muestra como 50.07 más legible. La supresión de cero
en el lado entero se obtiene conectando el terminal RBI del HCC4033B asociado con el
dígito más significativo en la pantalla a una tensión de bajo nivel y conectando el terminal
RBO de esa etapa al terminal RBI del HCC4033B en la posición significativa
inmediatamente inferior en la pantalla.

También podría gustarte