Está en la página 1de 13

LABORATORIO ELECTRÓNICA DIGITAL.

LABORATORIO Nº 5.

COMPUERTA “O EXCLUSIVO” Y SUS


APLICACIONES.

1. OBJETIVOS

1.1 Estudiar el método de Generación de la función “o” exclusivo (OR exclusivo =


EXOR).

1.2 Construir los circuitos del medio-sumador y medio-substractor.

1.3 Construir un comparador binario.

1.4 Construir un generador de paridad.

2 EQUIPOS Y DISPOSITIVOS UTILIZADOS.

 Osciloscopio.
 Demostrador ETS – 5000.
 IC TYPO 7400
 IC TYPO 7402
 IC TYPO 7404
 IC TYPO 7420
 IC TYPO 7486

3 DESARROLLO

La compuerta “o” exclusiva es un circuito lógico que compara dos bits como
dato. Cuando los bits son diferentes la salida es 1, si las entradas son las
variables A y B la ecuación de una compuerta “o” exclusivo (EXOR) está
dada por la Ecuación 5.1

EXOR = (A * —B) +( —A * B) = —[ (A * B) +( —A * —B) ] = A ⊕ B. (5 – 1)

La compuerta EXOR se puede construir en diferentes formas o circuitos, pero


todas ellas se comportan o se reducen lógicamente a una de las formas de la
ecuación 5-1.

AUTOR: JOSE TORRES A. UNIAUTONOMA. Página 1 de 13


La función EXOR tiene aplicaciones importantes en aritmética, los circuitos
EXOR tienen aplicaciones como generadores de paridad, comparadores y
sumadores, etc.
Para todos los IC en este experimento el voltaje de funcionamiento VCC = +5V
y se conecta al terminal 14. tierra o nivel 0 se conecta al terminal 7.

3.1 .CONSTRUCCION DE LA COMPUERTA “EXCLUSIVO O” (EXOR).

3.1.1.Alambre el circuito de la figura 5.1

Figura 5.1

3.1.2. Mida los voltajes de entrada y salida con el Osciloscopio en los puntos que
indica la tabla 5.1E anótelos en la tabla.

A B —X X
0 0
0 +5
+5 0
+5 +5

Tabla 5.1E

AUTOR: JOSE TORRES A. UNIAUTONOMA. Página 2 de 13


3.2. Alambre el circuito de la figura 5.2

Figura 5.2

3.2.1. Mida los voltajes de salida en el punto X anótelos en la tabla 5.2E

A B X
0 0
0 +5
+5 0
+5 +5

Tabla 5.2E

3.3. Alambre el circuito de la figura 5.3

3 L1
1
+5V 2 7402
G1
6
7402 4 X
A 1 7404 5 G3
7400 3 5 6
B 2 G2

Figura 5.3

AUTOR: JOSE TORRES A. UNIAUTONOMA. Página 3 de 13


3.3.1. Mida con el Osciloscopio los voltajes de salida en X y anótelos en la tabla
5.3E

A B X
0 0
0 +5
+5 0
+5 +5

Tabla 5.3E

3.4. Alambre el circuito de la figura 5.4

+5V
L2
A
1
7486 3 X
2
B

Figura 5.4

3.4.1. Mida los voltajes en la salida (X) con el Osciloscopio, anótelos en la tabla
5.4E

A B X
0 0
0 +5
+5 0
+5 +5

Tabla 5.4E

AUTOR: JOSE TORRES A. UNIAUTONOMA. Página 4 de 13


3.5. MEDIO SUMADOR (X+Y).
Los circuitos medio sumador y medio substractor requieren de una
compuerta EXOR como parte de su circuito lógico; cualquiera de las
configuraciones alambradas en los pasos anteriores puede utilizarse; En
nuestro circuito se alambra la más simple.

3.5.1. Alambre el circuito de la figura 5.5.

+5V
L2
X
1
7486
3 S
2
Y L1

1 7404
3 1 2 C
2 7400

Figura 5.5.

3.5.2. Con el Osciloscopio, mida los voltajes de salida en los puntos indicados, S
y C y anotélos en la tabla 5.5E

X Y S C
0 0
0 +5
+5 0
+5 +5

Tabla 5.5.E

Nota: S = X+Y; C = Arrastre ó Acarreo (Carry).

AUTOR: JOSE TORRES A. UNIAUTONOMA. Página 5 de 13


3.6. MEDIO SUBSTRACTOR.

3.6.1. Alambre el circuito de la figura 5.6

+5V
x 1 D
3
7486
2
Y 1
3 5 9
2
7400
7400
6
7400
8 Bo
4 10

Nota: D = Diferencia. Bo = Préstamo (Borrow - out).

Figura 5.6

3.6.2. Con el Osciloscopio mida los voltajes en las salidas puntos D y Bo y


anótelos en la tabla 5.6E

X Y D Bo
0 0
0 +5
+5 0
+5 +5

Tabla 5.6.E

NOTA: D = X — Y; Bo = Carry.

AUTOR: JOSE TORRES A. UNIAUTONOMA. Página 6 de 13


3.7. COMPARADOR BINARIO.

Los comparadores binarios, como su nombre lo dice, son circuitos que


comparan la magnitud, dígito por dígito, de dos cantidades, números o
palabra binaria dando una salida cuando son iguales.

3.7.1. Alambre el circuito de la figura 5.7

+5V
1 7404
A3 7486 3 1 2
2
A2
L1
A1 4 7404
7486
6 3 4 1
A0 5
2 6 X
4 7420

12 7404
5
B3 7486 11 11 10
13
B2 11
9 7404
7486 8 9 8
B1 10
B0

Figura 5.7

3.7.2. Con los interruptores, ajuste los valores de la línea de A3, A2, A1 y Ao
(primera palabra ó número binario) dado por la tabla 5.7E.

3.7.3. Experimentalmente ajuste los interruptores B3, B2, B1 y Bo, hasta lograr
que el valor de X < 0,5V, anote los valores de B en la tabla 5-7E.

AUTOR: JOSE TORRES A. UNIAUTONOMA. Página 7 de 13


3.7.4. Repita los pasos, 3.7.2. y 3.7.3, para todas las líneas de la tabla

A3 A2 A1 A0 B3 B2 B1 B0
0 0 0 0
0 +5 +5 0
+5 +5 +5 0
0 0 0 +5
+5 0 +5 0

Tabla 5.7E

3.8. GENERADOR DE PARIDAD.

3.8.1. Alambre el circuito de la figura 5.8

1
7486
3
+5V 2

B4
4
B3 6
5 7486

B2

B1 9
7486 8
10 L1
B0
12
7486
11 X
13

Figura 5.8

AUTOR: JOSE TORRES A. UNIAUTONOMA. Página 8 de 13


3.8.2. Ajuste los valores de las variables B4, B3, B2, B1, BO, acorde con la tabla
5.8E, mida el voltaje de salida en X anótelo en la tabla.

B4 B3 B2 B1 B0 X
0 0 0 0 0
0 +5 0 +5 0
+5 0 +5 0 +5
0 +5 +5 +5 0
+5 +5 0 +5 +5
+5 0 +5 +5 +5
0 +5 0 0 0
0 0 0 0 +5

Tabla 5.8E

4 RESULTADOS

4.1 Asumiendo una lógica positiva complete las tablas de verdad acorde con los
datos obtenidos en cada experimento o circuito.
Los niveles lógicos así: 1 ↓ 2,5 voltio.
0 → 0,5 Voltio.

Recordamos que la tabla 5.1E corresponde a la tabla de ejercicio 5-IR y así


sucesivamente.

A B —X X A B X

Tabla 5.1R Tabla 5.2R

AUTOR: JOSE TORRES A. UNIAUTONOMA. Página 9 de 13


A B X A B X

Tabla 5-3R Tabla 5-4R

A B S C

Tabla 5-5R

X Y D Bo

Figura 5-6R

A3 A2 A1 A0 B3 B2 B1 B0

Tabla 5.7R

4.2 Complete la tabla 5.8R con los datos del experimento 5.8 (tabla 5.8E). En la
columna marcada T, el total de 1s en la palabra binaria, B4, B5, B2, B1, B0.
En la columna P indique la paridad de la palabra, par o impar.

AUTOR: JOSE TORRES A. UNIAUTONOMA. Página 10 de 13


T, P
B4 B3 B2 B1 Total Par o X
1s Impar

Tabla 5.8. R
5. CONCLUSIONES

5.1. Explique como el circuito del paso 3.1.1, figura 5.1 general la función
EXOR. Explique particularmente las entradas a la compuerta G3.

5.2. El circuito del paso 3.2.1 figura 5.2. Cumple una fórmula equivalente de la
ecuación 5.1 y genera la función EXOR: demuestra su equivalencia por
medio del teorema de DeMorgan en las salidas de G1, G2 y dibuje un mapa
de KARNAUGH.

5.3. Demuestre que el circuito del paso 3.3.1, figura 5.3 cumple la función
EXOR.

5.4. Escriba la tabla de verdad para el medio sumador del paso 3.5 figura 5.5 y
compárela con los resultados de las tablas 5.5.E y 5.5.R.

5.5. Escriba la tabla de verdad para el medio substractor del paso 3.6, figura 5.6
y compárela con las tablas 5.6E y 5.6R

5.6. Explique la operación del circuito comparador binario paso 3.7, si es


necesario escriba la tabla de verdad.

5.7. Explique la operación del generador de paridad paso 3.8, figura 5.8

5.8. ¿Para que se utiliza un generador de paridad? Cuál paridad es preferible,


par o impar.

6. BIBLIOGRAFIA.

MORRIS E. LEVINE. Teoría Digital y Experimentos Usando Circuitos


Digitales. Edit. Prentice- Hall, inc.

AUTOR: JOSE TORRES A. UNIAUTONOMA. Página 11 de 13


LABORATORIO DE ELECTRONICA DIGITAL.
INFORME PRELIMINAR LABORATORIO Nº 5.
FECHA_____________

PARTICIPANTES _______________________________
_______________________________
_______________________________

RESPUESTAS:

A B —X X A B X

Tabla 5.1E. Tabla 5.2E.

A B X A B X

Tabla 5-3E. Tabla 5-4E.

A B S C

Tabla 5-5E.

AUTOR: JOSE TORRES A. UNIAUTONOMA. Página 12 de 13


X Y D Bo

Figura 5-6E.

A3 A2 A1 A0 B3 B2 B1 B0

Tabla 5.7E.

T, P
B4 B3 B2 B1 Total Par o X
1s Impar

Tabla 5.8. E.

AUTOR: JOSE TORRES A. UNIAUTONOMA. Página 13 de 13

También podría gustarte