Está en la página 1de 2

Méndez Costales Luis Enrique Grupo 04

Tarea 1 DDM
1) Dado lo que dice en el video armar tu definición de ¿Qué es un sistema digital?
[dado lo del video, no del internet]

Un sistema digital es un conjunto de elementos interrelacionados con un fin


común y que obtiene como salida una señal digital, o sea, una señal discreta tanto
en amplitud como en tiempo.

2) En el minuto 6:35 hay un esquema explícalo con tus propias palabras, después de
escuchar de que se trata.

Un sistema digital conta de 3 elementos esenciales:

▪ Los datos, que deben estar almacenados en algún lugar accesible para ser
posteriormente utilizados.
▪ El control, que utiliza los datos y los opera con ayuda de compuertas,
multiplexores decodificadores, etc.
▪ Y sistemas, de los que hay dos tipos:
• Combinacionales; que son los que proporcionan los resultados de
la tabla de verdad de la operación de los datos realizada por el
área de control.
• Secuenciales; trabaja con procesos y transforma la tabla de
verdad de un sistema combinacional en una tabla de transición.

3) Dada la definición anterior (punto 1 y punto 2), entonces determina 2 ejemplos de


que SON sistemas digitales y 2 ejemplos de que NO son sistemas digitales, QUE NO
ESTE MENCIONADOS EN EL VIDEO.

Ejemplos de sistemas digitales:

Una calculadora científica

Bocina Bluethooth

Ejemplos que no son sistemas digitales:

Cubo Rubik

Bicicleta
Méndez Costales Luis Enrique Grupo 04

4) Explica las compuertas básicas (tres o cuatro), mencionadas en el video.

AND: Su salida solo es 1 si ambas entradas son 1, de lo contrario su salida es 0.

OR: Su salida es 1 si al menos una entrada es 1, si ambas entradas son 0 su salida


es 0.

NOT: Si su entrada es 1 su salida es 0 y viceversa.

XOR: Si ambas entradas son iguales su salida es 0, de lo contrario su salida es 1.

5) Escribe en VHDL el código necesario para una compuerta "and"

Library ieee;
Use ieee.std_logic_1164.all;

Entity cand is
Port (a, b: in std_logic; f: out std_logic);
End;

Architecture arqucand of cand is begin


f <= a and b ;
end architecture;

También podría gustarte