Está en la página 1de 7

Universidad Autonoma de Nuevo Leon

Facultad de ingenieria mecanica y


Eléctrica

Practica 3
Lab. Sistemas digitales

Nombre: Axel Miguel Gomez Monsivais

Matricula: 1974401

Carrera: IAS

Correo: axel.gomezmnsv@uanl.edu.mx

Semestre: 4to

Dia: 26/02/2022

Hora: Lunes V5

Grupo: 116

Docente: Ing. AGUSTIN CORTES COSS


Contents

Introducción....................................................................................................3
Trabajo Solicitado............................................................................................3
Captura esquematica.........................................................................................6
Tabla de verdad...............................................................................................6
Cuestionario....................................................................................................6
Conclusión......................................................................................................7
Video de youtube.............................................................................................7
Introducción

La mayoría de esta practica será a través de ISP Lever, en donde haremos una captura
esquemática y de ahí lo vamos a pasar a proteus a través del archivo .jed en un chip
GAL22V10

Trabajo Solicitado

Diseñar un circuito que incluya las compuertas básicas And, Or, Exor, Nand, y Nor de tres
entradas llamadas A, B y C, implementadas en un dispositivo programable GAL (Generic Logic
Array), usando el programa de captura esquemática y el compilador Isp Expert System Starter
Software. Además hay que obtener la tabla de verdad de cada una de las compuertas.
Captura esquematica

Tabla de verdad

M ABC And or Exor Nand Nor


0 000 0 0 0 1 1
1 001 0 1 1 1 0
2 010 0 1 1 1 0
3 011 0 1 0 1 0
4 100 0 1 1 1 0
5 101 0 1 0 1 0
6 110 0 1 0 1 0
7 111 1 1 1 0 0

Cuestionario

1. ¿Cuál es el significado de las siglas GAL?

Generic Array Logic

2. ¿Cuántas entradas como máximo puede tener el GAL16V8?

22
3. ¿Cuántas salidas como máximo puede tener el GAL16V8?

10

4. ¿Qué significa JEDEC?

Joint Electron Device Engineering council

5. Calcule el número de circuitos integrados TTL que se requieren para realizar esta
práctica.

Conclusión

En esta practica aprendí sobre el uso correcto del isp levever, cabe recalcar que el chip mas
exonomico es el GAL22V10 ya que los demás están mas caros y es el mas accesible para los
estudiantes, sobre la captura esquemática es un poco complejo ya que tienes que estar sobre
prueba y error para ver cual queda, todo esto ya tenia conocimiento gracias a Juan Angel
Garza ya que en su Act Fundamental nos encargo todo lo que la practica nos encargo

Video de youtube

https://youtu.be/gmEIc_cZIKA

También podría gustarte