Está en la página 1de 2

1) Implementar un decodificador 3:8 con decodificadores 1:2 (1 entrada de control y dos

salidas de datos).

Solución

2) Diseñar un circuito que ante dos entradas de cuatro bits (X e Y) presente a su salida (Z)
el menor de ambos. Para el diseño se emplearan comparadores de cuatro bits y
multplexores de dos canales de cuatro bits cada uno.

Solución

Para detectar el menor de dos números de cuatro bits se emplea un comparador de 4 bits. La
salida > detecta que número X es mayor y se utliia para seleccionar mediante un multplexor
de dos entradas de longitud de palabra 4 bits.
3) Partendo de un comparador un sumador un multplexor y las puertas que considere
necesarias realiiar un circuito que haga la suma del número X de un bit (x1) con el
mayor de los dos números Y (y1) y Z (i1). Si los números Y y Z son iguales el resultado
ha de ser igual al número X.

4) Diseñar un circuito que permita introducir dos números decimales A y B y visualiiar en


un display 7 segmentos el mayor de ellos. Si ambos resultaran iguales no se
visualiiaría nada.

También podría gustarte