Está en la página 1de 5

Taller 2 compuertas lógicas

1-Dibuje la tabla de verdad de las siguientes entradas A, B, C salidas Y


a) OR de tres entradas
b) NAND de tres entradas
c) XOR de tres entradas
d) NOR de dos entradas
e) XNOR de dos entradas

2- Escriba la expresión Booleana de lo siguiente (identifique las entradas A,B,C,D


y las salidas Y):
a) Función AND de tres entradas.
b) Función NOR de tres entradas.
c) Función XOR de tres entradas.
d) Función XNOR de tres entradas.
e)Función NAND de tres entradas.

3-Cuando la entrada de un inversor (compuerta NOT) es un nivel ALTO (1), la


salida es:
(a) un nivel ALTO o 1
(b) un nivel BAJO o 1
(c) un nivel ALTO o 0
(d) un nivel BAJO o 0

4. Un inversor realiza la operación conocida como:


(a) complementación
(b) afirmación
(c) inversión
(d) las respuestas (a) y (c)

5. La salida de una puerta AND con entradas A, B, y C está a 1 (nivel ALTO)


cuando:
(a) A 1, B 1, C 1
(b) A 1, B 0, C 1
(c) A 0, B 0, C 0

6. La salida de una puerta OR con entradas A, B, y C está a 1 (nivel ALTO)


cuando
(a) A 1, B 1, C 1
(b) A 0, B 0, C 1
(c) A 0, B 0, C 0
(d) las respuestas (a), (b) y (c)

(e) sólo las respuestas (a) y (b).


7. En la Figura 3.75 se muestra una red de inversores en cascada. Si se aplica un
nivel ALTO en
el punto A, determinar los niveles lógicos de los puntos B hasta F.

8-Al inversor de la Figura 3.4 se le aplica una señal. Determinar la forma de onda
de salida correspondiente
a la entrada y dibujar el diagrama de tiempos. De acuerdo con el emplazamiento
del círculo ¿cuál es
el estado activo de salida?

9- Desarrollar la tabla de verdad de una puerta AND de 3 entradas.


10-Determinar el número total de posibles combinaciones de entrada para una
puerta AND de 4 entradas.
11-Para las dos formas de onda de entrada, A y B, de la Figura 3.12, dibujar la
onda de salida mostrando su
relación con las entradas.

12- Si se aplican las formas de onda A y B de la Figura 3.11 a las entradas de una
puerta AND, ¿cuál es la
forma de onda resultante de salida?
13-Para las dos ondas de entrada, A y B, de la Figura 3.21, dibujar la onda de
salida indicando su relación
respecto a las entradas.

14-Para la puerta OR de 3 entradas de la Figura 3.22, determinar la señal de


salida respecto de las entradas
en función del tiempo.

15. Enumere los dos tipos de tecnologías de circuitos integrados más ampliamente
utilizadas.

16- Identifique los siguientes dispositivos de acuerdo a su función lógica:


(a) 74LS04
(b) 74HC00
(c) 74LV08
(d) 74ALS10
(e) 7432
(f) 74ACT11
(g) 74AHC02

17. Generalmente, ¿qué tecnología de circuitos integrados tienen la disipación de


potencia más baja?
16-Construir la expresión Booleana del siguiente circuito.
18- Determine el nivel de salida de la figura 3-24 cuando A = B = C = 1 y D = O.

19-Dibuje el diagrama del circuito para implementar la expresión


x = (A + B)(B + C).

20- Construir la expresión Booleana del siguiente circuito lógico

21- Dibujar el circuito lógico de la siguiente expresión Booleana


Nota: Recuerden B´ es lo mismo que B

También podría gustarte