Está en la página 1de 3

UNIVERSIDAD ESTATAL PENÍNSULA DE

SANTA ELENA
FACULTAD
ELECTRÓNICA Y TELECOMUNICACIONES
CARRERA
TELECOMUNICACIONES 5
ASIGNATURA
SISTEMAS DIGITALES
TEREA #3
TEMA
REALIZAR UN ENSAYO
Introducción a VHDL

LENGIAJES DE DESCRIPCION DE HARDWARE

los primeros diseños de circuitos se hicieron utilizando lenguaje que permitían describir la
interconexión entre los componentes y de esa forma se determinaba el funcionamiento del
circuito

nestlist: conjunto de instrucciones que indican la interconexión entre los componentes de un


diseño

HDL: estos lenguajes permitieron solucionar el problema de describir un circuito NO por su


conexión en estado (Netlist) sino mas bien por su funcionamiento. es decir que busca describir
el circuito por su funcionamiento en vez de hacerlo por sus interconexiones, y ha resultado ser
muy positivo

VHDL

very high speed integrated circuit HDL

un diseño en VHDL este compuesto por:

la entidad (ENTITY): define el símbolo del circuito, en decir, su entrada y salida del circuito
como el componente que envuelve al circuito

arquitectura (ARQHITECTURE): permite definir el funcionamiento del módulo del diseño digital

entidad

Figura 1: sumador de un bit

descripción de la figura 1 sumador completo de un bit tiene tres entradas el acareo de entrada
dos operandos la suma y el acarreo de salida, las palabras que están en azul son palabras
reservadas, se define dentro de port las estradas y salidas cada entrada y salida tienes tres
partes principales, el nombre, el modo y el tipo

NOMBRE:

 letras, números y guion bajo


 el primer carácter debe ser una letra
 el ultimo no puede ser un guion bajo
 no puede haber otros guiones bajos seguidos
 no es sensible a mayúsculas y minúsculas ejemplo (salida1=SALIDA1=SalidA1=SAlidA1).
MODO:

 in

señales de entrada

no se puede asignarles ningún valor dentro del programa

 out

señales de salida

no puede leerse, es decir, no pueden se usadas a la derecha de una asignación.

ARQUITECTURA:

 determina el comportamiento del diseño


 se describe usando la sentencia propia del lenguaje VHDL

CIRCUITOS COMBINACIONALES EN VHDL

circuitos combinacionales: su salida es solo funciones de la entrada existen tres sentencias


básicas de asignación concurrentes son:

 sentencias de asignación simple (<=)


 sentencias de selección de señales (with select)
 sentencias de asignación condicionales (when else)

También podría gustarte