Está en la página 1de 16

UNIVERSIDAD NACIONAL MAYOR DE SAN

MARCOS Decana de América

FACULTAD DE INGENIERÍA ELECTRÓNICA

LABORATORIO DE CIRCUITOS DIGITALES

TEMA: COMPUERTAS LÓGICAS UNIVERSALES

APELLIDOS Y NOMBRES: Obregon Cevallos Omar

CÓDIGO: 20190212
CUESTIONARIO PREVIO

1.¿Por qué a las puertas NAND y NOR se les conoce comúnmente como puertas lógicas universales?.

Se les considera compuertas universales, por que con ella podemos lograr todas las compuertas lógicas,
combinando las compuertas lógicas NAND y NOR, por ejemplo, podemos obtener un OR negando un NOR, de
igual manera para un NAND, ya que las puertas no inversoras no tienen esa capacitar de ser un inversor, por ese
motivo se le considera a las compuertas NAND y NOR, compuertas universales.

2. Enuncie el teorema de Morgan y sus dos leyes.

Primer teorema de morgan:

Según el primer teorema de DeMorgan, una puerta NOR es equivalente a una compuerta AND burbujeada. Las
expresiones booleanas para la compuerta AND burbujeada se pueden expresar mediante la ecuación que se
muestra a continuación. Para la puerta NOR, la ecuación es

Para la puerta burbujeada Y la ecuación es

Dado que las puertas NOR y de burbujas son intercambiables, es decir, ambas puertas tienen salidas exactamente
idénticas para el mismo conjunto de entradas.

Por lo tanto, la ecuación se puede escribir como se muestra a continuación.

Esta ecuación (1) o identidad que se muestra arriba se conoce como el teorema de DeMorgan. La representación
simbólica del teorema se muestra en la siguiente figura.
Segundo teorema de morgan:

El segundo teorema de DeMorgan establece que la compuerta NAND es equivalente a una compuerta OR
burbujeada.

La expresión booleana para la puerta NAND viene dada por la ecuación que se muestra a continuación.

La expresión booleana para la compuerta OR burbujeada está dada por la ecuación que se muestra a continuación.

Debido a que las puertas NAND y las puertas O burbujeadas son intercambiables, es decir, ambas puertas tienen
salidas idénticas para el mismo conjunto de entradas. Por lo tanto, las ecuaciones se hacen como se indica a
continuación.

Esta identidad o ecuación (2) que se muestra arriba se conoce como el Segundo teorema de DeMorgan.

La representación simbólica del teorema se muestra en la siguiente figura.


3. Indique cómo obtener compuertas lógicas a partir del teorema de Morgan.
Compuerta NAND
● Inversor

● AND

● OR

Compuerta NOR
● Inversor

● AND

● OR

4. Utilizando el álgebra de Boole y solo las compuertas NAND del CI 7400 implementar y verificar la tabla de
verdad de un circuito que sea equivalente a:
- un inversor

- una compuerta AND de dos entradas


- una compuerta OR de dos entradas

- una compuerta NOR de dos entradas

- una compuerta XOR de dos entradas

𝑄 = (𝐴. 𝐵). 𝐵)((𝐴. 𝐵). 𝐴) = 𝐴. 𝐵. 𝐵 + 𝐴. 𝐵. 𝐴 = 𝐴𝐵 + 𝐴𝐵 −−−− 𝑋𝑂𝑅

- una compuerta NAND de tres entradas

𝑌 = (𝐴𝐵)(𝐴𝐵)𝐶 = (𝐴 + 𝐵)(𝐴 + 𝐵)𝐶 = (𝐴 + 𝐵)(𝐴𝐵)𝐶 = 𝐴𝐵𝐶


- una compuerta XNOR de dos entradas

𝑄 = (𝐴. 𝐴). (𝐵. 𝐵). (𝐴. 𝐵) = 𝐴. 𝐵 + 𝐴. 𝐵 = 𝐴𝐵 + 𝐴. 𝐵 −−−−− 𝑋𝑁𝑂𝑅

5. Utilizando el álgebra de Boole y solo las compuertas NOR del CI 7402 implementar y verificar la tabla de verdad de un
circuito que sea equivalente a:
- un inversor

- una compuerta AND de dos entradas

- una compuerta OR de dos entradas

- una compuerta XOR de dos entradas

𝑄 = 𝐴 + 𝐴 + 𝐵 + 𝐵 + 𝐴 + 𝐵 = 𝐴𝐵 + 𝐴 + 𝐵 = (𝐴 + 𝐵)(𝐴 + 𝐵) = 𝐴𝐵 + 𝐴𝐵 −−−−−− 𝑋𝑂𝑅


- una compuerta NAND de tres entradas

𝐼𝑁1 = 𝐴; 𝐼𝑁2 = 𝐵; 𝐼𝑁3 = 𝐶

𝑂𝑈1 = 𝐴 + 𝐵 + 𝐴 + 𝐵 + 𝐶 = 𝐴. 𝐵 + 𝐶 = 𝐴 + 𝐵 + 𝐶
- una compuerta XNOR de dos entradas

𝑄 = (𝐴 + 𝐵) + 𝐵 + (𝐴 + 𝐵) + 𝐴

𝑄 = ((𝐴 + 𝐵) + 𝐵)((𝐴 + 𝐵) + 𝐴 = 𝐴𝐵 + 𝐴. 𝐵
6. Cualquier entrada "no utilizada" a las puertas lógicas debe conectarse directamente a un nivel lógico "1" o
un nivel lógico "0" por medio de un " Resistencia pull-up ”o“ Pull-down ” para producir una señal lógica
fija. Explique por qué?. Cuál sería el valor de estas resistencias?
Cuando realizamos proyectos electrónicos tenemos componentes que necesitamos que funciones en dos
estados(HIGH o LOW). Estos rangos son más críticos si, por ejemplo, utilizamos lógica TTL donde un 0
se representa por un voltaje entre 0-0.8V y un HIGH entre2-5V.
El problema surge cuando el voltaje se sitúa en la zona indeterminada, debido al ruido eléctrico, variaciones
en la fuente de alimentación, en ese caso, la interpretación de la señal puede ser tanto LOW como HIGH.
Para solucionar este caso se emplean resistencias en configuración Pull-Up y Pull-Down .

El valor de la resistencia que se utiliza en estos son son con valores comprendidos entre (1k-10k)ohmios,
un valor suficientemente alto para no influir en el circuito.
Resistencia de pull-down
En la configuración pull down, cuando el circuito está en reposo como se muestra en la imagen de arriba,
la caída de tensión en la resistencia es prácticamente 0 V (LOW), en cambio sí pulsamos P1, dejará pasar la
corriente y tendremos una diferencia de potencial de 5V (HIGH). Este es el uso normal del estado LOW y HIGH.
Resistencia de pull-up
Por el contrario, en la configuración pull up, cuando el circuito está en reposo, P1 sin pulsar, la caída de
tensión es de 5V (HIGH), en cambio cuando pulsamos P1 se deriva toda la corriente a masa y la caída de
tensión es 0 V (LOW). Normalmente las resistencias que se utilizan en estos casos son de 10K. Como
hemos comprobado, estas dos configuraciones nos evitarán que en estado de reposo midamos un valor
erróneo eliminando la influencia de factores externos sobre nuestras mediciones como el ruido eléctrico.

7. Para el enunciado planteado diseñar el circuito lógico correspondiente utilizando sólo compuertas NAND ó
solo compuertas NOR :

“ Armando y Rosario tienen dos hijos, Luis y Jesús. Cuando salen a comer, van a un restaurante que solo sirve
hamburguesas o a uno que solo sirve pollo. Antes de salir, la familia vota para elegir el restaurante, gana la
mayoría, excepto cuando los papás están de acuerdo, en cuyo caso ellos ganan. Cualquier otro empate implica ir al
restaurante de pollo. Diseñar una función lógica que seleccione en forma automática el restaurante elegido cuando
vota toda la familia.”

Hamburguesa: 1

Pollo: 0
8. Para los circuitos mostrados, presentar la función lógica de salida correspondiente y su tabla de verdad
.

𝑍 = 𝐵(𝐴 + 𝐶)

A B C Z

0 0 0 0

0 0 1 0

0 1 0 0

0 1 1 1

1 0 0 0

1 0 1 0

1 1 0 1

1 1 1 1
𝐷 = (𝐴 ⊕ 𝐶) ⊕ 𝐶 𝑃 = 𝐴(𝐵 + 𝐶) + 𝐵𝐶

9. Para los circuitos anteriores (pasos 7 y 8), dibujar la señal de salida correspondiente para las entradas mostradas
según corresponda:
10. Utilizando el software de simulación , verificar el funcionamiento y la tabla de verdad de c/u de los
circuitos anteriores. Envíar los archivos fuente de simulación.

IV. PROCEDIMIENTO EXPERIMENTAL.- Para ser verificado en clases.


1. Implementar experimentalmente cada uno de los circuitos o funciones indicadas en el
cuestionario previo. Verificar su funcionamiento y la tabla de verdad.

V. CONCLUSIONES

● En este apartado pudimos ver la importancia de las compuertas universales


● También la combinación de estos para generar las demás compuertas lógicas
● Se pudo observar la importancia de la resistencia pull-up ”o“ Pull-down ”
● El diseño y combinación de las compuertas lógicas, así como su respectivo tabla
● Las aplicaciones de las leyes de Morgan, en los circuitos
● La implementación de cada uno de los circuitos
VI. BIBLIOGRAFÍA
Barriga, J. Introducción a los circuitos digitales (parte
2).https://repositorioacademico.upc.edu.pe/bitstream/handle/10757/272764/UPC-004.2-BARR-2007-1472-unidad-2-9.
pdf?sequence=1
Guerrero, I. F. A. E. Ingeniería en Electrónica.
https://www.academia.edu/download/61947261/INV-1-PLD-eu20200130-52920-15w0k6l.pdf
Olivier, A. A. (2002). ELECTRÓNICA DIGITAL COMBINACIONAL Diseño, Teoría y práctica.
https://www.academia.edu/download/45465642/Libro_de_electronica_-_digital_-_combinacional_-_diseno-teoria-y-pr
actica.pdf

También podría gustarte