Está en la página 1de 5

DESCRIPCIÓN DEL LABORATORIO

Se empezó el laboratorio con el armado del circuito propuesto en la guía proporcionada por la docente
con los siguientes materiales:

Materiales Cantidad
Integrado 7402 1
Integrado 7400 1
Resistencias 220Ω 4
Resistencias 1kΩ 4
Led’s 4
Protoboard 1
Jumpers 50

Con los materiales armamos los Flip-Flops de compuertas NAND y NOR utilizando los integrados
correspondientes, para ello empezamos identificando los pines de alimentación de cada integrado, para
fin de explicación definiremos cada compuerta como NAND1, NAND2 y NOR1, NOR2.

Conectamos en realimentación las compuertas NAND1 y NAND2, por lo tanto, la entrada restante de
NAND1 será set y de NAND2 será reset o viceversa, en la salida de cada compuerta se le pondrá un led
con su respectiva resistencia para poder comprobar los estados en el que se encuentra el FF; Se realizará
el mismo procedimiento con las compuertas NOR

Una vez ya armados alimentamos los circuitos con 5V con una fuente de poder.

No se encontró diferencias en el armado ya que el diagrama proporcionado se explica a detalle

RESULTADOS

Flip-flop NAND

R S Qn Q n+ 1 Qn +1
L L L 1 1
L L H 1 1
L H L 1 0
L H H 1 0
H L L 0 1
H L H 0 1
H H L 0 1
H H H 1 0
Flip-flop NOR

R S Qn Q n+ 1 Qn +1
L L L 0 1
L L H 1 0
L H L 1 0
L H H 1 0
H L L 0 1
H L H 0 1
H H L 0 0
H H H 0 0

Los datos recolectados son cuantitativos ya que al ser circuitos digitales solo presentan dos estados
posibles high y low.

Con los datos presentados en las tablas se comprueba el comportamiento de cada configuración de FF
viendo una notoria diferencia entre ambos; R=0,S=0 significan memoria para el FF Nor pero para el FF
nand es una ambigüedad y el estado R=1,S=1 significan memoria para el FF Nand pero para el FF Nor es
una, los demás estados son similares para ambos FF para lo que se muestra un correcto funcionamiento
tanto en lo practico como en lo teórico
Un circuito secuencial lógico es aquel que tiene varias señales de entrada y este tendrá salidas
acorde al estado presente en las entradas diferenciándolo de los circuitos combinacionales, ya
que estos no son independientes, dependen de las entradas y del estado anterior del circuito.

Un circuito secuencial utiliza elementos de memoria a partir compuertas lógicas empleando la


retroalimentación de las salidas y las entradas, garantizan la permanencia de la información
almacenada. Esta característica los vuelve útiles en los accesos rápidos de memoria, para el
almacenamiento neto de datos.

El FF (cerrojo) es un tipo de dispositivo de almacenamiento temporal biestable, gracias a su capacidad


de realimentación, la cual consiste en conectar cada una de las salidas a la entrada opuesta.

El FF lógico más simple es el 𝑅𝑆, donde 𝑅 y 𝑆 permanecen en estado “Reset” y “Set”. El FF es


construido mediante la interconexión retroalimentada de puertas lógicas NOR (negativo OR), o
bien de puertas lógicas NAND (aunque en este caso las entradas deben estar negadas para
evitar la incongruencia de los datos). El bit almacenado está presente en las salidas marcadas
como 𝑄 y su complemento 𝑄̅.
FF DE COMPUERTAS NOR

Se trata de un FF 𝑅-𝑆 biestable con entrada activa a nivel alto y dos salidas 𝑄 y 𝑄̅ una la
complementaria de la otra, compuesto de dos puertas NOR acopladas tal que la salida de cada
compuerta NOR se conecte a la entrada de la puerta opuesta.

• La entrada R activa (‘1’) realiza un RESET del FF(pone la salida a ‘0’).

• La entrada S activa (‘1’) realiza un SET del FF (pone la salida a ‘1’).

• Si las entradas están desactivadas (R=0 y S=0) la salida del FF no cambia (Qn=Qn-1).

• Si se activan las dos entradas (R=1 y S=1) el circuito no funciona correctamente (Q=0 y Q =0).

FF DE COMPUERTA NAND

Se trata de un FF 𝑅̅-𝑆̅ biestable con entrada activa a nivel bajo y dos salidas 𝑄 y 𝑄̅ una la
complementaria de la otra, compuesto de dos puertas NAND acopladas tal que la salida de
cada compuerta NAND se conecte a la entrada de la puerta opuesta.
• La entrada 𝑅̅ activa (‘0’) realiza un RESET del FF (pone la salida a ‘0’).

• La entrada 𝑆̅ activa (‘0’) realiza un SET del FF (pone la salida a ‘1’).

• Si las entradas están desactivadas (𝑅̅=1 y 𝑆̅=1) la salida del FF no cambia (𝑄𝑛 = 𝑄𝑛 − 1).

• Si se activan las dos entradas (𝑅̅=0 y 𝑆̅=0) el circuito no funciona correctamente (𝑄 = 0 𝑦


…𝑄 = 0).

CONCLUSIONES

En el presente informe se verifico el correcto funcionamiento e implementación de los FLIP-


FLOP armados con compuertas NAND y NOR comprobando así la veracidad de las tablas de
funcionamiento, además de observar diferencia y similitudes que existen al usar diferentes
integrados relacionando cada concepto con lo explicado en teoría.

También podría gustarte