Está en la página 1de 3

EXAMEN FINAL VIRTUAL DE TECNICAS DIGITALES I

UTN FRA 12/02/2021

Condición de Aprobación :
El escrito dura 2 horas quince minutos
Criterio de corrección :
 4 ejercicios bien examen aprobado. Nota de 6 a 10 puntos.
 3 ejercicios bien oral o nota de 4 o 5 puntos.
 2 o menos ejercicios bien o bien encarados aplazo.
Para que los circuitos sean considerados correctos deben funcionar y ser mínimos.
En caso de presentarse por parte de los alumnos, 2 o más Exámenes Finales iguales (total o parcialmente),
la nota de los mismos, será un aplazo.

1) Para un inversor CMOS, suponga que VDD = 3,3V; CL = 50 pF; CPD = 18 pF; y la frecuencia de trabajo
es de 95 MHz. Calcule :
a) Calcule la disipación de potencia de un inversor. Justifique la respuesta.
b) Si se asume que un chip industrial que contiene el equivalente de 10.000 inversores (similares a los
descriptos) y que como máximo el 22 % de los inversores cambia valores en un instante específico y el
resto permanece en ‘0’ o en ‘1’, calcule la potencia disipada por el chip .
c) Se diseño para alimentar al componente una fuente de alimentación que suministra 3,3 V y su potencia
máxima es de 135 W. Dicha fuente es apropiada para funcionar con el IC en la condición del punto b...?,
justifique la respuesta.

2) Se bombea agua a una torre de agua mediante dos bombas P1 y P2. Ambas bombas deben activarse
cuando el agua baja del nivel 1, deben permanecer en marcha hasta que el agua alcance el nivel 2,
momento en el que la bomba P1 se apaga y permanece apagada hasta que el agua vuelva a bajar del
nivel 1 otra vez. La bomba 2 permanece encendida hasta que se alcanza el nivel 3 y entonces se apaga
también y permanece apagada hasta que el agua cae de nuevo por debajo del nivel 1. Se usan sensores
de nivel para generar señales de detección de nivel de la siguiente manera:
 Señal a = ‘1’ cuando el agua esta en el nivel 1 o por encima . Sino a = ‘0’.
 Señal b = ‘1’ cuando el agua esta en el nivel 2 o por encima . Sino b = ‘0’.
 Señal c = ‘1’ cuando el agua esta en el nivel 3 o por encima . Sino c = ‘0’.
Se implementar un circuito secuencial de modo fundamental para controlar las bombas P1 y P2 de
acuerdo a las especificaciones dadas. Para que el punto sea considerado correcto, el circuito debe
funcionar y se pide que detalle ampliamente el tipo de dispositivo de Modo Fundamental que usa.
3) Realizar las conversiones de números correspondientes, completar el siguiente cuadro de equivalencias,
justificando todas las conversiones:

BINARIO HEXADECIMAL DECIMAL OCTAL

735

E2D,A

1101,1101

4) Dada la siguiente descripción en VHDL de un circuito secuencial sincrónico ; se pide:


a) Dibujar la Entidad
b) Dar el diagrama de estados y transiciones.
c) Indicar cual es la función del problema descripto.
d) Implementar utilizando Flip Flops JK y mínima lógica combinacional genérica (utilizando la teoría de los
circuitos secuenciales sincrónicos).

También podría gustarte