Está en la página 1de 2

Análisis y diseño de Microprocesadores

Ingeniería Electrónica
Universidad Distrital Francisco José de Caldas

TALLER 3

“Modelado de circuitos secuenciales básicos usando VHDL”

Objetivos

• Familiarizar al estudiante con el lenguaje de descripción de hardware (VHDL) y


su aplicación a la descripción de circuitos secuenciales.
• Diseñar, especificar y sintetizar circuitos sincrónicos básicos utilizando un
lenguaje de descripción de hardware (HDL).
• Adquirir habilidades y destrezas en el diseño de sistemas digitales y en el manejo
de herramientas software para el análisis y simulación de modelos descritos en
hardware.

Problemas

1. Especifique en VHDL los bi-estables que le correspondan según la tabla 1.


Realice la simulación de cada una de estas especificaciones en y compare .

Σ último digito de Flip-Flop y


códigos del grupo Latch
Par D, JK
Impar T, RS
Tabla 1 Biestables a modelar

2. Modelar un registro universal que esté en capacidad de realizar las operaciones de


carga (paralela y serial), salida (paralela y serial), rotación (izquierda y derecha
con la posibilidad de asignación de ´1´o ´0´ al bit más significativo o menos
significativo) y desplazamiento (izquierda y derecha). La descripción está
asociada a cada grupo de acuerdo a lo que presenta la Tabla 2.

Σ último digito de códigos del Tipo de descripción


grupo
Par Estructural
Impar Funcional
Tabla 2 Selección del tipo de descripción
Actividades.

a. Para cada uno de los problemas y a lo largo del semestre aplique la siguiente
metodología:

- Análisis del problema y planteamiento de soluciones con el modelo de caja


negra
- Identifique puertos y señales internas
- Especificación VHDL
- Simulación
- Análisis de resultados y conclusiones

Nota: para todas sus descripciones utilice el mismo dispositivo.

b. Describa y simule el comportamiento de los biestables que le correspondieron.

c. En ISE seleccione un dispositivo y varíe el tamaño de la registro universal,


grafique el % porcentaje de slices usados en cada caso y retardo vs. Número de
bits.

d. Realice un informe de laboratorio en que se especifique el desarrollo de la


práctica. El informe debe ser entregado el día de presentación de la práctica.

Notas

▪ El taller es elaborado en los grupos de laboratorio y la entrega es en la semana


del 6 al 11 de diciembre.

▪ El informe de laboratorio debe ser entregado en el momento de presentar la


práctica, este debe reflejar todo el desarrollo llevado para la ejecución de la
misma. Tenga en cuenta que el objetivo de la materia es el diseño de sistemas
digitales.

Referencias

[1] Notas de clase y laboratorio


[2] Brown y Vranesic: “Fundamentos de lógica digital con diseño VHDL”
[3] Gajski, D., “Principios de diseño digital”, Prentice Hall

También podría gustarte