Está en la página 1de 7

UNIVERSIDAD PRIVADA DEL VALLE

FACULTAD DE INFORMATICA Y ELECTRONICA


INGENIERIA BIOMEDICA
CAMPUS TIQUIPAYA

SISTEMAS DIGITALES II

Informe de Practica de Laboratorio Nº 8

Diseño combinacional con FPGA - VHDL

Grupo “B”

Integrantes del grupo: Rodrigo Coria

Docente:
Gerson Perez Villaroel

Cochabamba 02 de Julio de 2021


Gestión I– 2021
 Objetivo general

-Poner en práctica las distintas técnicas de descripción en VHDL mediante tres


ejemplos, configurando la tarjeta CoreEP4C6E6, como un decodificador de BCD a 7
segmentos ,un multiplexor de 8x1 y un decodificador de 3x8

 Objetivos específicos

-Utilizar los distintos estilos de descripción de la arquitectura


-Comprobar la síntesis de los circuitos realizados

 Marco teórico

El lenguaje VHDL (Very High speed Description Language) es un lenguaje diseñado para
la descripción de circuitos electrónicos en distinto niveles de abstracción para el
análisis del circuito. Este lenguaje trae grandes ventajas como es el fácil análisis y
simulación de circuitos complejos de una manera ordenada basándose en su
comportamiento lo que permite una fácil implementación en lo analógico gracias a
tarjetas que permitan leer el código y trabajar en un mismo circuito

 Enunciado de la experiencia

Parte 1

Desarrolle una descripción en VHDL para que un display de 7 segmentos de cátodo


común conectado a la tarjeta CoreEP4C6E6 muestre los valores binarios representados
por cuatro interruptores (dip switch)

DIP switch bin(3..0) Salida seg(6..0)


0000 0111111
0001 0000110
0010 1011011
0011 1001111
0100 1100110
0101 1101101
0110 1111101
0111 0000111
1000 1111111
1001 1101111
1010 1110111
1011 1111100
1100 0111001
1101 1011110
1110 1111001
1111 1110001
Parte 2
Desarrolle una descripción en VHDL para un decodificador de 3x8

Parte 3
Desarrolle una descripción en VHDL para un multiplexor 8x1

 Simulación

Display 7 segmentos
Decodificador 3x8
Multiplexor 8x1
 Conclusiones
Se logro obtener crear los circuitos deseados y verificar que se cumplan las tablas de
verdad respectivas a cada uno. El trabajo se realizó sin mayores inconvenientes
permitiendo utilizar nuevos comandos y tipos de variables como pueden ser los vectores
y los procesos dentro de la arquitectura de cada entidad. En adición a esto se profundizó
en cuanto al uso del lenguaje VHDL mostrando la facilidad con la que se puede utilizar
circuitos de control que trabajen con varias entradas simultaneas a la vez de una o varias
salidas las cuales requieran de condiciones especificas

 Cuestionario

 Unidad de diseño VHDL que ve al circuito como una caja negra.

La seccion de puerto(port) analiza al circuito como una caja negra puesto que en esta
sección solo se declara las entradas y salidas del circuito sin indagar en los procesos
intermedios

 Tres características que tienen un objeto PUERTO.

Un puerto cuenta con una o varias entradas a la ve que cuenta con una o varias salidas,
estos distintos pines pueden ser de distintos tipos: in(entrada de datos), out(salida de
datos), buffer (entradas realimentadas) o inout(pines bidireccionales)

También podría gustarte