Está en la página 1de 19

EL CODIFICADOR

 El decodificador es un dispositivo lógico que


acepta una entrada digital y activa una
combinación binaria (código) en sus salidas.
 Este dispositivo tiene varias salidas, y se
activará aquellas en una combinación binaria
que corresponda a la entrada aplicada.
 Con 2n pines de entradas y n pines de salidas
solo es posibles una combinación única en su
salidas para cada entrada. Si se tienen 4
entradas serán posibles hasta 2 salidas.
 Una combinación en particular se activará sólo
con una entrada en particular
Codificador

2n Entradas n Salidas

........

........
M entradas. Sólo hay una en Código de salida de N bits
ALTO en un momento dado

n Entradas Salidas
1 2 1
2 4 2
3 8 3
4 16 4
Codificador - Decimal a BCD (74147)

Vcc Vcc

9
8
7
6
5
4 D
3 C
2 B
1 A
Codificador - Decimal a BCD

Tabla de la verdad para el 74147 (74LS147)

A1´ A2´ A3´ A4´ A5´ A6´ A7´ A8´ A9´ 01´ 02´ 03´ 04´
1 1 1 1 1 1 1 1 1 1 1 1 1
X X X X X X X X 0 0 1 1 0
X X X X X X X 0 1 0 1 1 1
X X X X X X 0 1 1 1 0 0 0
X X X X X 0 1 1 1 1 0 0 1
X X X X 0 X 1 1 1 1 0 1 0
X X X 0 1 1 1 1 1 1 0 1 1
X X 0 1 1 1 1 1 1 1 1 0 0
X 0 1 1 1 1 1 1 1 1 1 0 1
0 1 1 1 1 1 1 1 1 1 1 1 0
EL DECODIFICADOR

 El decodificador es un dispositivo que acepta


una entrada digital codificada en binario y
activa una salida.
 Este dispositivo tiene varias salidas, y se
activará aquella que establezca el código
aplicado a la entrada.
 Con un código de n bits se pueden encontrar
2n posibles combinaciones. Si se tienen 3 bits
(3 entradas) serán posibles 23 = 8
combinaciones.
 Una combinación en particular activará sólo
una salida
Decodificador

n Entradas 2n Salidas

........

........
Código de entradas de N Sólo una salida. Está en ALTO
bits para el código de entrada

n Entradas Salidas
1 1 2
2 2 4
3 3 8
4 4 16
Decodificador - BCD a 7 Segmentos (Display)

f b
g

e c

d
Decodificador - BCD a 7 Segmentos

Vcc

f b
g

e c

d
A3 g
A2 f
A1 e
A0 d
c
b
a
test
RBI RBO
Multiplexores
 El multiplexor (MUX) es un circuito combinacional
que tiene 2n canales de datos de entrada y un canal
de salida
Sólo un canal de la entrada pasará a la salida y este
será el que haya sido escogido mediante n
selectores unas o señales de control.

2n Entradas 1 Salida
........

…..

n Selectores
Demultiplexores
Operación inversa a los multiplexores; dirigen la
señal que hay en la entrada a las 2n salidas
seleccionada por la combinación que aparece en
las patillas de n selección

1 Entrada 2n Salidas

….. ........

n Selectores
LA UNIDAD ARITMÉTICA Y LÓGICA

EL MEDIO SUMADOR Y EL
SUMADOR COMPLETO
EL SEMISUMADOR BINARIO

• S = ab’ + ba’ = a  b
• C = ab
CIRCUITO DEL SEMISUMADOR
BINARIO
EL SUMADOR BINARIO COMPLETO

• S = a’ b’ c + a’ b c’ + a b’ c’ + a b c
• C = a’ b c + a b’ c + a b c’ + a b c
ECUACIONES DEL SUMADOR
BINARIO COMPLETO

• S=c (a  b)
• C = a b + c ( a  b)
OTRO CIRCUITO SUMADOR
BINARIO
SUMADOR BINARIO PARALELO
(CPA)

• Tsumador = N x Tbit
CIRCUITO DE SUMA Y RESTA

• A-B = A+(-B) = A+(B’+1) = A+B’+1

También podría gustarte