Está en la página 1de 16

UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina

INFORME LABORATORIO Nº 1

CIRCUITOS INTEGRADOS.

Profesor: Álvaro Días.

Estudiantes: Cristóbal Cuevas.

Dousan Aleu
UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina


UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina

Tabla de verdad

Salida led 1

En este circuito se utilizan 3 CI, Para la AND la compuerta 7408, para la NOR la 7402 y para la
XNOR 74266.

En los swich 1,2 y 3 al estar abiertos se comportan como un cero lógico y al estar cerrado se
comportan como un uno lógico

En los estados del led al obtener un 1 lógico este esta encendido y al contrario al obtener un cero
lógico este se encuentra apagado
UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina

Circuito 2 en Logisim
UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina

Tabla de verdad

Salida led 1

Salida led 2

En este circuito se utilizan 4 Circuitos Integrados, para la XNOR la 74266, para la AND 7408, para
la OR 7432 y para la NOT 7404.

En los swich 1,2 y 3 al estar abiertos se comportan como un 1 lógico para las compuertas que van
dirigidas al led 1 y como un cero lógico para las compuertas que van dirigidas al led 2. Este
comportamiento se invierte para ambos casos al cerrar los swiches

En los estados del led 1 y 2 al obtener un 1 lógico este esta encendido, y al contrario al obtener un
cero lógico estos se encuentran apagados
UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina

Circuito 3 Logisim

Tabla de verdad
UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina

Salida led 1

Salida led 2

En este circuito se utilizan 4 Circuitos Integrados, para la XNOR la 74266, para la AND 7408, para
la OR 7432 y para la NAND 7426.

En los swich 1,2 y 3 al estar abiertos se comportan como un cero lógico y al estar cerrado se
comportan como un uno lógico

En los estados del led 1 y 2 al obtener un 1 lógico estos se encuentran encendidos y al contrario al
obtener un cero lógico estos se encuentran apagados
UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina

Circuito 4 en logisim
UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina

Tabla de Verdad

Salida Led 1

Salida Led 2
UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina

Salida Led 3

En este circuito se utilizan 3 Circuitos Integrados, para la XNOR la 74266, para la OR 7432 y para
la XOR 7486.

En los swich 1,2 y 3 al estar abiertos se comportan como un cero lógico y al estar cerrado se
comportan como un 1 lógico

En los estados de los led 1, 2 y 3 al obtener un 1 lógico estos se encuentran encendidos y al


contrario al obtener un cero lógico estos se encuentran apagados
UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina

En el circuito principal, se pudieron divisar los siguientes errores:

En la salida para el circuito 1 el led, estaba conectado inverso.

En la salida para el led del circuito 1, falta la resistencia limitadora, para que el led no se queme.

En la salida para el circuito 2 el led 2, estaba conectado inverso.

En la salida para el circuito 2 el led 1 y 2, les falta la resistencia limitadora para que este no se
queme.

En la salida para el circuito 3 el led 1,2 les falta la resistencia limitadora para que no se quemen.

En la salida para el circuito 4 el led 3, estaba conectado inverso.

En la salida para el circuito 4 el led 1,2 y 3, les falta la resistencia limitadora para que no se
quemen.
UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina

Parte 2:

Utilizando software de simulación de circuitos (Logisim). Compruebe los teoremas Booleanos con
variables múltiples (Tabla 1). Utilice switch para generar los estados lógicos de cada variable
(A,B,C), e implemente los circuitos que representan las expresiones lógicas de ambos lados de la
igualdad, y mediante LED activados con valor alto verifique que se cumple. Para cada teorema
booleano indique la tabla de verdad, entradas y salidas y cantidad de circuitos integrados
utilizados.

Propiedad Distributiva

Circuito logisim Propiedad Distributivita


UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina

Tabla de verdad de Propiedad Distributivita

Propiedad Conmutativa

Circuito Logisim Propiedad Conmutativa


UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina

Tabla de verdad Propiedad Conmutativa

Teorema de Morgan

Circuito Logisim Teorema de Morgan


UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina

Tabla de verdad Teorema de Morgan

Propiedad Asociativa

Circuito Logisim Propiedad Asociativa


UNIVERSIDAD DE SANTIAGO DE CHILE

Facultad de Ingeniería Eléctrica

Ingeniería Ejecución Eléctrica Vespertina

Tabla de verdad Propiedad Asociativa.

También podría gustarte