Está en la página 1de 7

UNIVERSIDAD NACIONAL DE TRUJILLO

Facultad de Ingeniería
Programa de Ingeniería Mecatrónica

“PROBLEMAS PROPUESTOS”

Electrónica Digital

ESTUDIANTE(S) :
HERNÁNDEZ PÉREZ, Diego Fernando

DOCENTE :
Ing. MANUEL VACA OLIVER

CICLO :
2020 I

Trujillo, Perú
2020
PROBLEMAS PROPUESTOS:
1. Diseñe un Circuito digital combinatorio cuya salida sea alta (1 lógico) ya sea cuando A
o B estén en Bajo (0 lógico), mientras que C y D no estén ambos en alto. Implementar
con compuertas NAND de 2 entradas.

N A B C D X
0 0 0 0 0 1
1 0 0 0 1 1
2 0 0 1 0 1
3 0 0 1 1 0
4 0 1 0 0 1
5 0 1 0 1 1
6 0 1 1 0 1
7 0 1 1 1 0
8 1 0 0 0 1
9 1 0 0 1 1
10 1 0 1 0 1
11 1 0 1 1 0
12 1 1 0 0 0
13 1 1 0 1 0
14 1 1 1 0 0
15 1 1 1 1 0

MAPA:
𝐶̅ 𝐷
̅ 𝐶̅ 𝐷 𝐶𝐷 𝐶𝐷̅
𝐴̅𝐵̅ 1 1 0 1
𝐴̅𝐵 1 1 0 1
𝐴𝐵 0 0 0 0
𝐴𝐵̅ 1 1 0 1

𝐶̅ 𝐵̅ + 𝐶̅ 𝐴̅ + 𝐵̅ 𝐷̅+𝐷 ̅ 𝐴̅
𝐶̅ (𝐵̅ + 𝐴̅) + 𝐷 ̅ (𝐵̅ + 𝐴̅)
(𝐴 + 𝐵)(𝐶̅ + 𝐷
̅ ̅ ̅)
̅̅̅̅)(𝐶𝐷
(𝐴𝐵 ̅̅̅̅ )
̿̿̿̿̿̿̿̿̿̿̿̿̿
̅̅̅̅)(𝐶𝐷
(𝐴𝐵 ̅̅̅̅ )

X
2. Diseñar un circuito que tenga una salida y 2 entradas. El circuito debe tener una
entrada de Control que sirva para seleccionar solo una de las 2 entradas para que
aparezca a la salida. Implementar el circuito usando compuertas NOR de 2 entradas.

Donde:
A: primera entrada.
B: segunda entrada.
C: entrada de control.

N C A B X
0 0 0 0 0
1 0 0 1 0
2 0 1 0 1
3 0 1 1 1
4 1 0 0 0
5 1 0 1 1
6 1 1 0 0
7 1 1 1 1

𝐴̅𝐵̅ 𝐴̅𝐵 𝐴𝐵 𝐴𝐵̅


𝐶̅ 0 0 1 1
𝐶 0 1 1 0

𝐴𝐶̅ + 𝐵𝐶
𝐴𝐶̅ + 𝐵𝐶
̅̅̅̅̅̅̅̅̅̅
(𝐴̅ + 𝐶) + ̅̅̅̅̅̅̅̅̅̅
(𝐵̅ + 𝐶̅ )
̿̿̿̿̿̿̿̿̿̿̿̿̿̿̿̿̿̿̿̿̿̿̿̿
̅̅̅̅̅̅̅̅̅̅
(𝐴̅ + 𝐶) + ̅̅̅̅̅̅̅̅̅̅
(𝐵̅ + 𝐶̅ )

X
3. Diseñar un Circuito lógico combinatorio con 2 entradas A, B, y 2 salidas X, Y que
aparecen como sigue:

a. La salida X es igual que la salida Y mientras la entrada A sea igual a cero sin
importar el valor de la entrada B.

b. Si el pulso positivo ocurre en la entrada A, el pulso también aparece en la salida X, si


la entrada B es igual a 1 en ese momento, o en la salida Y si la entrada B es igual a
cero en ese momento.

n A B X Y
0 0 0 0 0
1 0 1 0 0
2 1 0 0 1
3 1 1 1 0

Mapa de X:
𝐵̅ 𝐵
𝐴̅ 0 0
𝐴 0 1

𝑋 = 𝐴𝐵
Mapa de Y:
𝐵̅ 𝐵
𝐴̅ 0 0
𝐴 1 0

𝑋 = 𝐴𝐵̅

4. Diseñar un circuito que tenga 2 entradas y cada una de 2 bits, cuya salida sea alta, solo
cuando los 2 números binarios sean iguales. Diseñar el circuito sin usar Tabla de
verdad y con el menor número de compuertas lógicas.

Para que dos números binarios de 2 bits sean iguales, la cifra mas significativa del
primer número debe ser igual que la cifra mas significativa del segundo número, y la
cifra menos significativa del primer número debe ser igual a la cifra menos significativa
del segundo número.
Es decir:
X = (𝑨 ⨁ 𝑪) (𝑩 ⨁ 𝑫)

5. Diseñar un Circuito que tenga 4 entradas(A,B,C,D) y 3 salidas (f1,f2,f3). La salida f1 es 1


cuando el dato de 4 bits en la entrada en un numero par, la salida f2 es 1 cuando el
dato de 4 bits en la entrada es un numero impar, la salida f3 es 1 cuando dato de 4 bits
en la entrada es un numero primo.

Donde:

P: par

I: impar

Pi: primo

Número A B C D f1 f2 f3
0 0 0 0 0 1 0 0
1 0 0 0 1 0 1 0
2 0 0 1 0 1 0 1
3 0 0 1 1 0 1 1
4 0 1 0 0 1 0 0
5 0 1 0 1 0 1 1
6 0 1 1 0 1 0 0
7 0 1 1 1 0 1 1
8 1 0 0 0 1 0 0
9 1 0 0 1 0 1 0
10 1 0 1 0 1 0 0
11 1 0 1 1 0 1 1
12 1 1 0 0 1 0 0
13 1 1 0 1 0 1 1
14 1 1 1 0 1 0 0
15 1 1 1 1 0 1 0

Mapa para f1:


𝐶̅ 𝐷
̅ 𝐶̅ 𝐷 𝐶𝐷 𝐶𝐷̅
𝐴̅𝐵̅ 1 0 0 1
𝐴̅𝐵 1 0 0 1
𝐴𝐵 1 0 0 1
𝐴𝐵̅ 1 0 0 1

̅
𝒇𝟏 = 𝐷

Mapa para f2:


𝐶̅ 𝐷
̅ 𝐶̅ 𝐷 𝐶𝐷 𝐶𝐷̅
𝐴̅𝐵̅ 0 1 1 0
𝐴̅𝐵 0 1 1 0
𝐴𝐵 0 1 1 0
𝐴𝐵̅ 0 1 1 0

𝒇𝟐 = 𝐷
Mapa para f3:
𝐶̅ 𝐷
̅ 𝐶̅ 𝐷 𝐶𝐷 𝐶𝐷̅
𝐴̅𝐵̅ 0 0 1 1
𝐴̅𝐵 0 1 1 0
𝐴𝐵 0 1 0 0
𝐴𝐵̅ 0 0 1 0

𝒇𝟑 = 𝐵𝐶̅ 𝐷 + 𝐶𝐷𝐵̅ + 𝐶𝐷𝐴̅ + 𝐴̅𝐵̅𝐶


𝒇𝟑 = 𝐷(𝐵𝐶̅ + 𝐶𝐵̅ ) + 𝐶𝐷𝐴̅ + 𝐴̅𝐵̅𝐶
𝒇𝟑 = 𝐷(𝐵⨁ 𝐶) + 𝐶𝐴̅(𝐷 + 𝐵̅)

También podría gustarte