Está en la página 1de 4

GUÍA DE ACTIVIDADES Código: TLEC –

001

Programa de Tecnología en Versión: 01


Electrónica

ELECTRONICA DIGITAL GUIA NÚMERO 1


PARCIAL CORTE II DURACIÓN 2 Horas
REALIZACIÓN DE LA ACTIVIDAD: 14/03/2020
ENTREGA DE INFORME DE RESULTADOS: 01/05/2020
INTEGRANTES:
NOMBRE : Juan David Monroy Peña CALIFICACIÓN

Comentarios del Docente:


_

PARCIAL CORTE II.

Objetivo:

 Diseñar y simular circuitos a partir de compuertas lógicas, aplicando los diferentes teoremas, algebra de
Boole y mapas de Karnaugh.

Diseñe, implemente y simule los siguientes circuitos digitales para cada uno de los problemas planteados,
desarrollando su tabla de verdad, aplicando teoremas, postulados y simplificaciones booleanas.

1. PLANTEAMIENTO DEL PROBLEMA:

Se requiere simular sistema de alarma con compuertas lógicas que cumpla con los siguientes parámetros:

a. El circuito se activa de forma manual a partir de un interruptor general que controla la alarma.

b. La alarma se activa a través de dos sensores que detectan la apertura de dos ventanas y un tercero
conectado a una puerta, donde:
 Se habilita la alarma si por lo menos una de las ventanas abre.
 Se habilita la alarma si estando cerradas las ventanas, se hace la apertura de la puerta.
 Se deshabilita a alarma si las ventanas y la puerta permanecen cerradas
GUÍA DE ACTIVIDADES Código: TLEC –
001

Programa de Tecnología en Versión: 01


Electrónica

Solución 1:
2. PLANTEAMIENTO DEL PROBLEMA:

Para el siguiente circuito:

a. Plantee la expresión booleana del circuito.


b. La forma simplificada a través de los teoremas del algebra de Boole y teoremas de Morgan.
c. La forma simplificada a través de los mapas de Karnaugh
d. Compare todas sus

respuestas.
e. Recurso:

Simplificación de un circuito: https://www.youtube.com/watch?

v=y04Dii2P9aA&list=PLTHnjFc6Oa60exwOq4wmlkj_KRnLf7SbS&index=14

3. PRESENTACIÓN DEL INFORME FINAL:


 Suba las simulaciones, tablas de verdad, simplificaciones, y comparaciones a la plataforma para ser
evaluados.

También podría gustarte