Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Utilizando el Flip Flop D, diseñar un circuito que el permita convertir a Flip Flop JK.
Implementar el circuito utilizando solamente Puertas Lógicas NAND y verifique su tabla
de verdad.
D→JK
J K Qn Qn+1 D
0 0 0 0 0
0 0 1 1 1
0 1 0 0 0
0 1 1 0 0
1 0 0 1 1
1 0 1 1 1
1 1 0 1 1
1 1 1 0 0
Para D:
1 0 0 0
1 1 1 0
D = JQ́ n + Ḱ Q n
Ecuacion 1:
´
J´Q́. Q́=Q
J Q́+Q=Q
J +Q=Q
Ecuacion 2:
Q .´KQ=
´ Q́
Q́+ KQ=Q́
K + Q́=Q́
Tabla de verdad:
J K Q Q´
0 0 X X
0 1 0 1
1 0 1 0
1 1 N.P N.P
Pregunta 5:
Implementar el circuito mostrado en la Figura 1. Analice su funcionamiento para valores
de :
a) RA= 100Kohm RB= 100 Kohm C1= 4.7 uF
b) RA= 100Kohm RB= 120 Kohm C1= 10 uF
c) RA= 220Kohm RB= 167 Kohm C1= 16 uF
Formulas:
T c =0.693 ( R A + R B ) C
T d=0.693 R B C
T =T c +T d
T =0.693 ( R A + 2 R B ) C
Tc
Dc ( % ) = 100 %
T
Donde:
Tc = Tiempo de carga
Td= Tiempo de descarga
T = tiempo total o periodo
Dc = Dutty cycle(ciclo de trabajo)
T c =0.65142
T =0.97713
→ D c ( % ) =66 %
T c =1.5246
T =2.3562
→ D c ( % ) =64.7 %
T c =4.291056
T =6.142752
→ D c ( % ) =69 %